Data Sheet
June 2002
TMXF28155 Supermapper
155/51 Mbits/s SONET/SDH x28/x21 DS1/E1
127
Agere Systems Inc.
8 TMUX Registers
(continued)
Table 153. TMUX Register Map
(continued)
Note:
The reset default of all reserved bits is 0. Shading denotes reserved bits.
Addr
Symbol Bit 15 Bit 14 Bit 13
Bit 12
Bit 11
Bit 10
Bit 9
Bit 8
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
State and Value Parameters
—
RO
0x40012
page 93
TMUX_TX_
STATE
TMUX_
THSILOF
TMUX_
THSILOC
0x40013
page 93
TMUX_RPS_
STATE
TMUX_
RPSLOF
TMUX_
RPSOOF
TMUX_
RPSILOC
0x40014
page 94
TMUX_RHS_
STATE
TMUX_
RLRDIMON
TMUX_
RLAISMON
TMUX_
RHSLOSEXTI
TMUX_
RTIMS
TMUX_
RHSSF
TMUX_
RHSSD
TMUX_
RHSLOS
TMUX_
RHSLOF
TMUX_
RHSOOF
TMUX_
RHSILOC
0x40015
page 94
TMUX_RPOH1_
STATE
TMUX_
RSFB31
TMUX_
RSDB31
TMUX_
RUNEQP1
TMUX_
RPLMP1
TMUX_
RTIMP1
TMUX_
RPAIS1
TMUX_
RLOP1
0x40016
page 95
TMUX_RPOH2_
STATE
TMUX_
RSFB32
TMUX_
RSDB32
TMUX_
RUNEQP2
TMUX_
RPLMP2
TMUX_
RTIMP2
TMUX_CONCAT_
STATE2[1:0]
TMUX_
RPAIS2
TMUX_
RLOP2
0x40017
page 95
TMUX_RPOH3_
STATE
TMUX_
RSFB33
TMUX_
RSDB33
TMUX_
RUNEQP3
TMUX_
RPLMP3
TMUX_
RTIMP3
TMUX_CONCAT_
STATE3[1:0]
TMUX_
RPAIS3
TMUX_
RLOP3
Receive High-Speed Control Parameters
—
R/W
0x40019
page 96
TMUX_RHS_
CTL
TMUX_
LOSEXT_
LEVEL
TMUX_
RPSMUXSEL1
TMUX_
THS2RHSLB
TMUX_
RHSDSCR
Receive Low-Speed Control Parameters
—
R/W
0x4001A
page 96
TMUX_RLS_
BITBLK_CTL
TMUX_RCV_SS_EXP[1:0]
TMUX_
RCV_SS_
ENB
TMUX_
BITBLKG1
TMUX_
BITBLKM1
TMUX_
BITBLKB3
TMUX_
BITBLKB2
TMUX_
BITBLKB1
0x4001B
page 97
TMUX_RLS_
MODE_CTL
TMUX_
RPAIS_
INS
TMUX_
8ORMAJORITY
TMUX_
SDB1B2SEL
TMUX_
SFB1B2SEL
TMUX_J1MONMODE[2:0]
TMUX_J0MONMODE[2:0]
TMUX_
S1MODE4
TMUX_
RLSPAROEG
TMUX_
RCONCATMODE
TMUX_
REPRDI_
MODE
0x4001C
page 98
TMUX_
RAISINH_CTL
TMUX_
R_M1_
BIT7
TMUX_
RSDB3_
AISINH
TMUX_
RSFB3_
AISINH
TMUX_RTIMP_AISINH[3:1]
TMUX_
RUNEQP_
AISINH
TMUX_
RPLMP_
AISINH
TMUX_
RHSSD_
AISINH
TMUX_
RHSSF_
AISINH
TMUX_
RPAISLOP_
AISINH
TMUX_
RLAISMON_
AISINH
TMUX_
RLOF_
AISINH
TMUX_
ROOF_
AISINH
TMUX_
RHSLOS_
AISINH
TMUX_
RILOC_
AISINH
0x4001D
page 99
TMUX_
LOSDETCNT
TMUX_FORCEC2DEF[2:0]
TMUX_LOSDETCNT[10:0]
Continuous N-Times Detect Values
—
R/W
0x4001E
page 100
TMUX_CNTD_
TOH_A
TMUX_CNTDK1K2FRAME[3:0]
TMUX_CNTDK1K2[3:0]
TMUX_CNTDF1[3:0]
TMUX_CNTDJ0[3:0]
0x4001F
page 100
TMUX_CNTD_
TOH_B
TMUX_CTDLOPCNT[1:0]
TMUX_CNTDS1FRAME[3:0]
TMUX_CNTDS1[3:0]
TMUX_CNTDK2[3:0]
0x40020
page 101
TMUX_CNTD_
POH_A
TMUX_CNTDF2[3:0]
TMUX_CNTDRDIP[3:0]
TMUX_C2[3:0]
TMUX_CNTDJ1[3:0]
0x40021
page 101
TMUX_CNTD_
POH_B
TMUX_
CTDB1SEL
TMUX_CNTDN1[3:0]
TMUX_CNTDK3[3:0]
TMUX_CNTDF3[3:0]
0x40022
page 102
TMUX_C2EXP1
TMUX_C2EXP1[7:0]
0x40023
page 102
TMUX_
C2EXP2_3
TMUX_C2EXP3[7:0]
TMUX_C2EXP2[7:0]