19-4750; Rev 1; 07/11 145 of 194 Pn. Field Name Addr (A:) Bit [x:y] Type Description DBVSE [14] rwc-_-_ D Bit Va" />
參數(shù)資料
型號(hào): DS34S132GN+
廠商: Maxim Integrated Products
文件頁數(shù): 52/194頁
文件大小: 0K
描述: IC TDM OVER PACKET 676-BGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 40
功能: TDM-over-Packet(TDMoP)
接口: TDMoP
電路數(shù): 1
電源電壓: 1.8V, 3.3V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-PBGA(27x27)
包裝: 管件
其它名稱: 90-34S13+2N0
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁當(dāng)前第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
DS34S132 DATA SHEET
19-4750; Rev 1; 07/11
145 of 194
Pn. Field
Name
Addr (A:)
Bit [x:y] Type
Description
DBVSE
[14] rwc-_-_
D Bit Value for SF to ESF. Sets the value of the D bit when mapping SF locally
to ESF at the destination.
LB
[13] rwc-_-_
L Bit. This sets the L bit value for all Bundles sourced by this port.
LBSS
[12] rwc-_-_
L Bit Source Select selects the L-bit source for all TXP Bundles for this T1/E1
port: 0 = PRCR1.LB value or 1 = L-bit programmed in each TXP Bundle header.
SPL
[11:1] rwc-_-_
SAT Payload Length. Set to the # bytes per packet payload (SAT mode only).
SPL must = PMS and must be ≥ BPF. For example for T1 SAT, SPL = PMS =
0x17 (for 24 timeslots) and BPF must be set to 0x17 or less.
RSVD
[0]
Reserved.
PRCR2.
A:2044h
Port Receive Configuration Register 2. Default: 00.00.00.08h
RSVD
[31:7]
Reserved.
RSTS
[6] rwc-_-_
Receive Frame Synchronization .
0 = synchronized to RSYNC signal input
1 = synchronized to internal TDM Port Transmit frame timing (system timing)
RDS
[5] rwc-_-_
RSYNC Direction Select. This bit selects the direction of the RSYNC signal.
0 = input
1 = output
RSVD
[4]
Reserved.
RIES
[3] rwc-_-_
Receive Input Edge Select. This bit selects the edge to be used for port receive
data capture on inputs relative to RCLK.
0 = positive edge
1 = negative edge
RSVD
[2:1]
Reserved.
RSS
[0] rwc-_-_
RCLK Source Select. This bit is used to select the source of the clock used to
time the port receive interface. This selects the source clock for capture of RDAT,
RSIG, and RSYNC.
0 = RCLK Signal input
1 = TCLKO Signal output
PRCR3.
A:2048h
Port Receive Configuration Register 3. Default: 0x00.00.00.00
PTPRTSL
[31:0] rwc-_-_
PT to PR Time Slot Loopback. Each bit selects the TDM loopback for the
corresponding time slot from the port transmit to the port receive; bit 0 enables
port loop back for time slot 0, bit 1 enables port loop back for time slot 1, etc. You
may use either the loopback for PR to PT or PT to PR, but not both at the same
time; i.e. the control for the unused direction must not have any timeslots selected
for loopback. Note that for T1, bits 31:24 are not used.
PRCR4.
A:204Ch
Port Receive Configuration Register 4. Default: 0x00.00.00.00
RSVD
[31:17]
Reserved.
TSGMS
[16] rwc-_-_
RTP Time Stamp Generator Mode Select.
0 = derived from CMNCLK (Differential Timestamp)
1 = derived from RSS selected receive TDM Port timing (Absolute Timestamp)
TSGMC
[15:0] rwc-_-_
Timestamp Generator M Coefficient is defined by the following equation where
TSPCLK = “remote PW Timestamp clock rate” (TSPCLK and CMNCLK are
specified in bits/sec; only valid for TSGMS = 0). In most applications TSPCLK =
CMNCLK and TSGMC = 4096 decimal = 0x1000.
TSGMC = Integer [4096 * (TSPCLK ÷ CMNCLK)]
PRCR5.
A:2050h
Port Receive Configuration Register 5. Default: 0x00.00.00.00
RSVD
[31:29]
Reserved.
TSGN1C
[28:16] rwc-_-_
Timestamp Generator N1 Coefficient is defined by the following equation (see
TSGMC). In most applications TSPCLK = CMNCLK and TSGN1C = 0x0000.
TSGN1C = (CMNCLK ÷ 8000) * [TSGMC – 4096 * (TSPCLK ÷ CMNCLK)]
相關(guān)PDF資料
PDF描述
DS34T102GN+ IC TDM OVER PACKET 484TEBGA
DS3501U+H IC POT NV 128POS HV 10-USOP
DS3502U+ IC POT DGTL NV 128TAP 10-MSOP
DS3503U+ IC POT DGTL NV 128TAP 10-MSOP
DS3897MX IC TXRX BTL TRAPEZIODAL 20-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS34S132GN+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34S132GNA2+ 功能描述:通信集成電路 - 若干 32Port TDM-Over-Pack Transport Device RoHS:否 制造商:Maxim Integrated 類型:Transport Devices 封裝 / 箱體:TECSBGA-256 數(shù)據(jù)速率:100 Mbps 電源電壓-最大:1.89 V, 3.465 V 電源電壓-最小:1.71 V, 3.135 V 電源電流:50 mA, 225 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝:Tube
DS34T101 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_08 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip
DS34T101_09 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Single/Dual/Quad/Octal TDM-over-Packet Chip