參數(shù)資料
型號: MC145572
廠商: Motorola, Inc.
英文描述: ISDN U-Interface Transceiver(ISDN U接口收發(fā)器)
中文描述: 綜合業(yè)務數(shù)字網U型接口收發(fā)器(綜合業(yè)務數(shù)字網ü接口收發(fā)器)
文件頁數(shù): 57/264頁
文件大?。?/td> 2832K
代理商: MC145572
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
MC145572
4–21
MOTOROLA
transmits the
crc
and this bit is set, the transmitted
crc
is inverted. This bit can be cleared or set
at any time during transmission of a superframe. This bit functions the same as in the MC145472/
MC14LC5472 after a Hardware Reset (RESET). When OR7(b2) is set to 1, the operation of this bit
is modified so that the outgoing
crc
is only corrupted on the current superframe.
Match Scrambler
When set to 1, this bit forces the descrambler and scrambler polynomials to match. This is used for
external analog loopback and framer–to–deframer loopback.
Receive Window Disable
When set to 1, this bit disables the search window placed around the received synchronization word
in the LT mode. When the receive window is disabled, the LT will synchronize to an incoming syn-
chronization word that is located at any arbitrary point with respect to its transmitted synchronization
word. This allows the U–interface transceiver to use its own transmitted synchronization word for frame
detection when operated in external analog loopback mode and framer–to–deframer loopback.
NT/LT Invert
This bit allows override control of the setting of the NT or LT operation of the U–interface transceiver’s
external NT/LT mode pin. If this bit is 0 and the NT/LT pin is high, the device is in NT mode. When
this bit is then set to 1, the device will then be in the LT mode.
NT/LT Mode
This read–only bit reflects the current mode of the device. If 1, the U–interface transceiver is operating
in the NT mode.
This register contains mode control over the deframer’s updating of the received maintenance bits.
The register is cleared on Software Reset (NR0(b3)) or Hardware Reset (RESET). When BR10(b0)
= 1 this register is replaced by Register OR9.
CAUTION
See
Appendix C
for printed circuit board layout recommendations.
b7
eoc
b6
eoc
b5
M4
b4
M4
b3
b2
b1
b0
BR9
Control 1
Control 0
Control 1
Control 0
M5/M6
Control 1
M5/M6
Control 0
febe
/
nebe
Control
Reserved
rw
rw
rw
rw
rw
rw
rw
eoc Control 1:0
These bits control the eoc handling capability of the U–interface transceiver. Table 4–9 gives a brief
description of each mode selected by the eoc Control bits. The eoc Trinal–Check mode (b7,b6 = 1,0)
and the Automatic eoc Processor mode (b7,b6 = 0, “Don’t Care”) are described in the paragraphs
following Table 4–9. The default mode setting is 0,0; thereby selecting the Automatic eoc Processor.
Regardless of the operating mode, every time R6 is loaded by the deframer, IRQ2 (NR3(b2)) is set
to 1. Use the update on every frame mode (b7,b6 = 1,1) for digital loop carrier or proprietary ap-
plications.
Table 4–9. eoc Control Modes
eoc Control 1:0
b7
b6
eoc Function Description
1
1
Update eoc register (R6) on every eoc frame (twice during each superframe). Recommended
for Digital Loop Carrier applications.
1
0
Update eoc register (R6) after passing a trinal–check.
0
Don’t Care
Update eoc register (R6) after passing a trinal–check and also invoke Automatic eoc
Processor to operate when in NT mode.
相關PDF資料
PDF描述
MC145576 ISDN NT1(ISDN 網絡終端)
MC14557BCL 1-to-64 Bit Variable Length Shift Register
MC14557BFEL 1-to-64 Bit Variable Length Shift Register
MC14557BDWR2 RJZ Series - Econoline Unregulated DC-DC Converters; Input Voltage (Vdc): 09V; Output Voltage (Vdc): 12V; Power: 2W; 2W Single and Dual Outputs in DIP 14; 3kVDC and 4kVDC Isolation; Optional Continuous Short Circuit Protected; Custom Solutions Available; UL94V-0 Package Material; Efficiency up to 85%
MC14557 1-to-64 Bit Variable Length Shift Register
相關代理商/技術參數(shù)
參數(shù)描述
MC145572AAC 功能描述:IC TRANSCEIVER ISDN 44-LQFP RoHS:是 類別:集成電路 (IC) >> 接口 - 驅動器,接收器,收發(fā)器 系列:- 標準包裝:1,000 系列:- 類型:收發(fā)器 驅動器/接收器數(shù):2/2 規(guī)程:RS232 電源電壓:3 V ~ 5.5 V 安裝類型:表面貼裝 封裝/外殼:16-SOIC(0.295",7.50mm 寬) 供應商設備封裝:16-SOIC 包裝:帶卷 (TR)
MC145572ACR2 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Freescale Semiconductor 功能描述:
MC145572AEI 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Freescale Semiconductor 功能描述:
MC145572AFN 功能描述:IC TRANSCEIVER ISDN 44-PLCC RoHS:否 類別:集成電路 (IC) >> 接口 - 驅動器,接收器,收發(fā)器 系列:- 標準包裝:1,000 系列:- 類型:收發(fā)器 驅動器/接收器數(shù):2/2 規(guī)程:RS232 電源電壓:3 V ~ 5.5 V 安裝類型:表面貼裝 封裝/外殼:16-SOIC(0.295",7.50mm 寬) 供應商設備封裝:16-SOIC 包裝:帶卷 (TR)
MC145572APB 功能描述:IC ISDN INTERFACE TXCVER 44-LQFP RoHS:否 類別:集成電路 (IC) >> 接口 - 驅動器,接收器,收發(fā)器 系列:- 標準包裝:1,000 系列:- 類型:收發(fā)器 驅動器/接收器數(shù):2/2 規(guī)程:RS232 電源電壓:3 V ~ 5.5 V 安裝類型:表面貼裝 封裝/外殼:16-SOIC(0.295",7.50mm 寬) 供應商設備封裝:16-SOIC 包裝:帶卷 (TR)