參數(shù)資料
型號: L80600
英文描述: L80600 10/100/1000 Mbits/s Ethernet PHY technical manual 3/01
中文描述: L80600 10/100/1000 Mbits /秒以太網(wǎng)PHY技術(shù)手冊3月1日
文件頁數(shù): 41/192頁
文件大小: 1344K
代理商: L80600
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁當(dāng)前第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
Clock Recovery Module
2-27
5B code-group data (5 bits). Code-group alignment occurs after the J/K
code-group pair is detected. Once the J/K code-group pair
(0b11000 10001) is detected, subsequent data is aligned on a fixed
boundary.
2.7.4 4B/5B Decoder
The code-group decoder functions as a lookup table that translates
incoming 5B code-groups into 4B nibbles. The code-group decoder first
detects the J/K code-group pair preceded by IDLE code-groups and
replaces the J/K with MAC preamble. Specifically, the J/K 10-bit
code-group pair is replaced by the nibble pair (0b0101 0b0101). All
subsequent 5B code-groups are converted to the corresponding 4B
nibbles for the duration of the entire packet. This conversion ceases upon
the detection of the T/R code-group pair denoting the End of Stream
Delimiter (ESD) or with the reception of a minimum of two IDLE
code-groups.
2.7.5 100BASE-X Link Integrity Monitor
The 100BASE-X Link monitor ensures that a valid and stable link is
established before enabling both the Transmit and Receive PCS layer.
Signal Detect must be valid for at least 500
μ
s to allow the link monitor
to enter the “Link Up” state, and enable transmit and receive functions.
Signal detect can be forced active by setting Bit 4 of the ECTRL1 register
0x10. Additionally, Signal Detect can be AND’ed with the descrambler
locked indication by setting Bit 3 of the EXTRL1 register. With bit 3 set,
the descrambler “Locked” is required to enter the Link Up state, but only
Signal Detect is required to maintain the link in the Link Up state.
2.7.6 Bad SSD Detection
A Bad Start of Stream Delimiter (Bad SSD) is any transition from
consecutive idle code-groups to nonidle code-groups that is not prefixed
by the code-group pair /J/K.
If this condition is detected, the L80600 asserts RX_ER and presents
RXD[3:0] = 0b1110 to the MII for the cycles that correspond to received
5B code-groups until at least two IDLE code groups are detected.
相關(guān)PDF資料
PDF描述
L811-1X1T-03 1port.None LEDs.low profile RJ45 10/100Base-TX
L82-510 Logic IC
L82-511 Logic IC
L82-512 Logic IC
L82-513 Logic IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
L807EF 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R1 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R2 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R3 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R4 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state