參數(shù)資料
型號: L80600
英文描述: L80600 10/100/1000 Mbits/s Ethernet PHY technical manual 3/01
中文描述: L80600 10/100/1000 Mbits /秒以太網(wǎng)PHY技術(shù)手冊3月1日
文件頁數(shù): 20/192頁
文件大?。?/td> 1344K
代理商: L80600
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁當(dāng)前第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
2-6
Functional Description
2.2.1.4 Data Scrambler
This function generates scrambled data by accepting the TxD
n
[7:0] data
from the GMII and scrambling it based on various inputs.
The data scrambler generates the 8-bit SD
n
[7:0] value, which scrambles
the TXD
n
data based primarily on the SC
n
values and the accompanying
control signals.
All 8-bits of SD
n
[7:0] are passed into the bit-to-quinary symbol mapping
block, while 2 bits, SD
n
[7:6], are fed into the convolutional encoder.
2.2.1.5 Convolutional Encoder
The encoder uses SD
n
[7:6] bits and TX_ENABLE to generate an
additional data bit, which is called SD
n
[8].
The one clock delayed versions CS
n
1
[1:0] are passed into the data
scrambler functional block. This SD
n
[8] bit is then passed into the
bit-to-symbol quinary symbol mapping function.
2.2.1.6 Bit-to-Symbol Quinary Symbol Mapping
This function implements Table 40-1 and 40-2 Bit-to-Symbol Mapping for
even and odd subsets, located in the IEEE 802.3ab specification. It takes
the 9-bit SD
n
[8:0] data and converts it to the appropriate quinary symbols
as defined by the tables.
The output of this functional block generates the TA
n
, TB
n
, TC
n
, and TD
n
symbols, which are then passed into the symbol sign scrambler.
Before describing the symbol sign scrambler, the sign scrambler nibble
generator is described, since this also feeds the symbol sign scrambler.
2.2.1.7 Sign Scrambler Nibble Generator
This function performs some further scrambling of the sign values,
Sg
n
[3:0], generated by the data scrambler and symbol sign scrambler
word generator. This sign scrambling is dependent on the TX_ENABLE
signal.
The S
n
A
n
, S
n
B
n
, S
n
C
n
, and S
n
D
n
outputs are then fed into the symbol
sign scrambler function.
相關(guān)PDF資料
PDF描述
L811-1X1T-03 1port.None LEDs.low profile RJ45 10/100Base-TX
L82-510 Logic IC
L82-511 Logic IC
L82-512 Logic IC
L82-513 Logic IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
L807EF 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R1 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R2 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R3 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state
L807R4 制造商:LAUREL ELECTRONICS 功能描述:LT Series transmitter with isolated analog and serial outputs, dual solid state