參數(shù)資料
型號: L80223
廠商: LSI CORP
元件分類: 網(wǎng)絡(luò)接口
英文描述: 10BASE-T/100BASE-TX/FX Ethernet Physical Layer Device (PHY)(10BASE-T/100BASE-TX/FX 以太網(wǎng)物理層處理器)
中文描述: DATACOM, ETHERNET TRANSCEIVER, PQFP64
封裝: LQFP-64
文件頁數(shù): 167/192頁
文件大?。?/td> 1306K
代理商: L80223
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁當(dāng)前第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
Draft 6/5/00
TP Transmit Output Current Set
A-7
Copyright 2000 by LSI Logic Corporation. All rights reserved.
common mode signal at the input. This capacitor is also shown in
Figure A.1
through
Figure A.3
.
To minimize common mode input noise and to aid in meeting
susceptibility requirements, it may be necessary to add a common mode
choke on the receive input as well as add common mode bundle
termination. The qualified transformers mentioned in
Table A.2
all contain
common mode chokes along with the transformers on both the transmit
and receive sides, as shown in
Figure A.1
through
Figure A.3
. Common
mode bundle termination may be needed and can be achieved when the
receive secondary center tap and the unused pairs in the RJ45
connector are connected to chassis ground through 75
resistors and
a 0.01 Fcapacitor, as shown in
Figure A.1
through
Figure A.3
.
To minimize noise pickup into the receive path in a system or on a PCB,
loading on TPI should be minimized and both inputs should be loaded
equally.
A.4 TP Transmit Output Current Set
The TPO
±
output current level is set with an external resistor connected
between the REXT pin and GND. This output current is determined from
the following equation, where R is the value of REXT:
I
out
= (10K/R)
I
ref
Where
REXT should typically be a 10 k
1% resistor to meet IEEE 802.3
specified levels. Once REXT is set for the 100 Mb
its/
s and UTP modes
as shown by the equation above, I
ref
is then automatically changed inside
the device when the 10 Mb
its/
s mode or UTP120/STP150 modes are
selected.
Ir
ef
= 40 mA (100 Mbits/s, UTP)
= 32.6 mA (100 Mbits/s, STP)
= 100 mA (10 Mbits/s, UTP)
= 81.6 mA (10 Mbits/s, STP)
相關(guān)PDF資料
PDF描述
L80600 L80600 10/100/1000 Mbits/s Ethernet PHY technical manual 3/01
L811-1X1T-03 1port.None LEDs.low profile RJ45 10/100Base-TX
L82-510 Logic IC
L82-511 Logic IC
L82-512 Logic IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
L80223/A 制造商:LSI Corporation 功能描述:PN may be NE DW
L80223/C 制造商:LSI Corporation 功能描述:PN may be NE DW
L80223/D 制造商:LSI Corporation 功能描述:PHY 1-CH 10Mbps/100Mbps 64-Pin LQFP
L80223/D-E6 制造商:LSI Corporation 功能描述:TRANSITION TO P/N 68032B1 - Bulk
L80223/D-LEADFREE 制造商:LSI Corporation 功能描述: