參數(shù)資料
型號: 5AGXMB3G6F31C6NES
廠商: Altera
文件頁數(shù): 83/124頁
文件大小: 0K
描述: IC ARRIA V FPGA 362K 896FBGA
標準包裝: 3
系列: Arria V GX
LAB/CLB數(shù): 17110
邏輯元件/單元數(shù): 362730
RAM 位總計: 2148352
輸入/輸出數(shù): 384
電源電壓: 1.07 V ~ 1.13 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 896-BGA
供應商設備封裝: 896-FBGA(31x31)
其它名稱: 544-2735
Configuration Specification
Page 59
February 2014
Altera Corporation
Arria V GX, GT, SX, and ST Device Datasheet
Table 59 lists the PS timing parameter for Arria V devices.
Table 59. PS Timing Parameters for Arria V Devices
Symbol
Parameter
Minimum
Maximum
Unit
tCF2CD
nCONFIG
low to CONF_DONE low
600
ns
tCF2ST0
nCONFIG
low to nSTATUS low
600
ns
tCFG
nCONFIG
low pulse width
2
s
tSTATUS
nSTATUS
low pulse width
268
1506 (1)
s
tCF2ST1
nCONFIG
high to nSTATUS high
1506 (2)
s
tCF2CK (3)
nCONFIG
high to first rising edge on DCLK
1506
s
tST2CK (3)
nSTATUS
high to first rising edge of DCLK
2—
s
tDSU
DATA[]
setup time before rising edge on DCLK
5.5
ns
tDH
DATA[]
hold time after rising edge on DCLK
0—
ns
tCH
DCLK
high time
0.45 x 1/fMAX
—s
tCL
DCLK
low time
0.45 x 1/fMAX
—s
tCLK
DCLK
period
1/fMAX
—s
fMAX
DCLK
frequency
125
MHz
tCD2UM
CONF_DONE
high to user mode (4)
175
437
s
tCD2CU
CONF_DONE
high to CLKUSR enabled
4 x maximum DCLK period
tCD2UMC
CONF_DONE
high to user mode with CLKUSR option on
tCD2CU + (Tinit x CLKUSR
period)
——
Tinit
Number of clock cycles required for device
initialization
17,408
Cycles
Notes to Table 59:
(1) You can obtain this value if you do not delay configuration by extending the nCONFIG or nSTATUS low pulse width.
(2) You can obtain this value if you do not delay configuration by externally holding nSTATUS low.
(3) If nSTATUS is monitored, follow the tST2CK specification. If nSTATUS is not monitored, follow the tCF2CK specification.
(4) The minimum and maximum numbers apply only if you chose the internal oscillator as the clock source for initializing the device.
相關PDF資料
PDF描述
5CGXFC7D7F31C8NES IC CYCLONE V FPGA 150K 896-FBGA
668-0003-C IC CPU RABBIT2000 30MHZ 100PQFP
668-0011 IC MPU RABIT3000A 55.5MHZ128LQFP
6PAIC3106IRGZRQ1 IC AUDIO CODEC STEREO 48-QFN
70001851 DEVICE SERVER 1PORT SRL-ETHERNET
相關代理商/技術參數(shù)
參數(shù)描述
5AGXMB3G6F35C6N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria V GX 13688 LABs 544 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
5AGXMB3G6F40C6N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria V GX 13688 LABs 704 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
5AGXMB5G4F35C4N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria V GX 15849 LABs 544 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
5AGXMB5G4F35C5G 功能描述:1152-PIN FBGA 制造商:altera 系列:Arria V GX 零件狀態(tài):在售 LAB/CLB 數(shù):19811 邏輯元件/單元數(shù):420000 總 RAM 位數(shù):23625728 I/O 數(shù):544 電壓 - 電源:1.07 V ~ 1.13 V 工作溫度:0°C ~ 85°C(TJ) 標準包裝:24
5AGXMB5G4F35C5N 功能描述:FPGA - 現(xiàn)場可編程門陣列 FPGA - Arria V GX 15849 LABs 544 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256