參數(shù)資料
型號: SYM53C875
廠商: LSI Corporation
英文描述: PCI-Ultra SCSI I/O Processor(PCI-Ultra SCSI I/O處理器)
中文描述: 的PCI -超的SCSI I / O處理器(個PCI -超的SCSI的I / O處理器)
文件頁數(shù): 139/243頁
文件大小: 1362K
代理商: SYM53C875
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁當(dāng)前第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁
SCSI Operating Registers
SYM53C875/875E Data Manual
5-53
Register 4F (CF)
SCSI Test T hree (ST EST 3)
Read/Write
Bit 7
T E (TolerANT E nable)
Setting this bit enables the active negation por-
tion of Symbios TolerANT technology. Active
negation causes the SCSI Request, Acknowl-
edge, Data, and Parity signals to be actively
deasserted, instead of relying on external pull-
ups, when the SYM53C875 is driving these
signals. Active deassertion of these signals will
occur only when the SYM53C875 is in an
information transfer phase. When operating in
a differential environment or at fast SCSI tim-
ings, TolerANT Active negation should be
enabled to improve setup and deassertion
times. Active negation is disabled after reset or
when this bit is cleared. For more information
on Symbios TolerANT technology, refer to
Chapter 1.
Note: T his bit must be set if the Enable Fast 20
bit in SCNT L3 is set.
Bit 6
ST R (SCSI FIFO Test Read)
Setting this bit places the SCSI core into a test
mode in which the SCSI FIFO can be easily
read. Reading the least significant byte of the
SODL register will cause the FIFO to unload.
T he functions are summarized in the table
below.
Bit 5
HSC (Halt SCSI Clock)
Asserting this bit causes the internal divided
SCSI clock to come to a stop in a glitchless
manner. T his bit may be used for test purposes
or to lower I
DD
during a power down mode.
T his bit is used when the SCSI clock doubler is
operating. For additional information on the
clock doubler, please see Chapter 2.
Bit 4
DSI (Disable Single Initiator
Response)
If this bit is set, the SYM53C875 will ignore all
bus-initiated selection attempts that employ
the single-initiator option from SCSI-1. In
order to select the SYM53C875 while this bit
is set, the SYM53C875’s SCSI ID and the ini-
tiator’s SCSI ID must both be asserted. T his
bit should be asserted in SCSI-2 systems so
that a single bit error on the SCSI bus will not
be interpreted as a single initiator response.
Bit 3 S16 (16-bit System)
If this bit is set, all devices in the SCSI system
implementation are assumed to be 16 bits. T his
causes the SYM53C875 to always check the
parity bit for SCSI IDs 15-8 during bus-initi-
ated selection or reselection, assuming parity
checking has been enabled. If an 8-bit SCSI
device attempts to select the SYM53C875
while this bit is set, the SYM53C875 will
ignore the selection attempt, because the parity
bit for IDs 15-8 will be undriven. See the
description of the Enable Parity Checking bit
in the SCNT L0 register for more information.
Bit 2
T T M (T imer Test Mode)
Asserting this bit facilitates testing of the selec-
tion time-out, general purpose, and hand-
shake-to-handshake timers by greatly reducing
all three time-out periods. Setting this bit starts
all three timers and if the respective bits in the
SIEN1 register are asserted, the SYM53C875
will generate interrupts at time-out. T his bit is
intended for internal manufacturing diagnosis
and should not be used.
TE
7
STR
6
HSC
5
DSI
4
S16
3
TTM
2
CSF
1
STW
0
Default>>>
0
0
0
0
0
0
0
0
Register
Name
Register
Operation
FIFO Bits
FIFO
Function
SODL
SODL0
SODL1
Read
Read
Read
15-0
7-0
15-8
Unload
Unload
None
相關(guān)PDF資料
PDF描述
SYM53C875E PCI-Ultra SCSI I/O Processor(PCI-Ultra SCSI I/O 處理器)
SYM53C876E PCI-Dual Channel SCSI Multi-function Controller(PCI-雙通道SCSI多功能控制器)
SYM53C876 PCI-Dual Channel SCSI Multi-Function Controller(PCI 雙通道SCSI多功能控制器)
SYM53C895A PCI to Ultra2 SCSI Controller(PCI與Ultra2 SCSI連接控制器)
SYM53C895 PCI to Ultra2 SCSI I/O Processor with LVD(Low Voltage Differential Link)Universal Transceivers(PCI與Ultra2 SCSI I/O接口處理器(帶低電壓差分連接通用收發(fā)器))
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SYM53C876E(PBGA) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C876E(PQFP) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C885 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
SYM53C896 制造商:未知廠家 制造商全稱:未知廠家 功能描述:BUS CONTROLLER
SYM-63LH+ 制造商:MINI 制造商全稱:Mini-Circuits 功能描述:Frequency Mixer