參數(shù)資料
型號: ORT8850L
英文描述: Field-Programmable System Chip (FPSC) Eight-Channel x 850 Mbits/s Backplane Transceiver
中文描述: 現(xiàn)場可編程系統(tǒng)芯片(促進文化基金)8通道x 850 Mbits /秒背板收發(fā)器
文件頁數(shù): 43/112頁
文件大?。?/td> 2417K
代理商: ORT8850L
Agere Systems Inc.
43
Data Sheet
August 2001
Eight-Channel x 850 Mbits/s Backplane Transceiver
ORCA
ORT8850 FPSC
Memory Map
(continued)
Table 11. Memory Map
(continued)
ADDR
[7:0]
Register
Type
DB7
DB6
DB5
DB4
DB3
DB2
DB1
DB0
MSB
Reset
Value
[7:0]
Comments
2a, 42,
5a, 72,
8a, a2,
ba, d2
2b, 43,
5b, 73,
8b, a3,
bb, d3
2c, 44,
5c, 74,
8c, a4,
bc, d4
iareg
AIS
interrupt
flags
12
AIS
interrupt
flag
9
AIS
interrupt
flags
6
AIS
interrupt
flags
3
00
p
iareg
AIS
interrupt
flag
11
AIS
interrupt
flag
8
AIS
interrupt
flag
5
AIS
interrupt
flag
2
AIS
interrupt
flag
10
AIS
interrupt
flag
7
AIS
interrupt
flag
4
AIS
interrupt
flag
1
00
iereg
enable/
mask
AIS
interrupt
flags
12
enable/
mask
AIS
interrupt
flag
10
ES
overflow
flags
12
enable/
mask
AIS
interrupt
flag
9
enable/
mask
AIS
interrupt
flag
7
ES
overflow
flag
9
enable/
mask
AIS
interrupt
flags
6
enable/
mask
AIS
interrupt
flag
4
ES
overflow
flags
6
enable/
mask
AIS
interrupt
flags
3
enable/
mask
AIS
interrupt
flag
1
ES
overflow
flags
3
00
2d, 45,
5d, 75,
8d, a5,
bd, d5
iereg
enable/
mask
AIS
interrupt
flag
11
enable/
mask
AIS
interrupt
flag
8
enable/
mask
AIS
interrupt
flag
5
enable/
mask
AIS
interrupt
flag
2
00
2e, 46,
5e, 76,
8e, a6,
be, d6
2f, 47,
5f, 77,
8f, a7,
bf, d7
30, 48,
60, 78,
90, a8,
c0, d8
iareg
00
iareg
ES
overflow
flag
11
ES
overflow
flag
8
ES
overflow
flag
5
ES
overflow
flag
2
ES
overflow
flag
10
ES
overflow
flag
7
ES
overflow
flag
4
ES
overflow
flag
1
00
iereg
enable/
mask ES
overflow
flags
12
enable/
mask ES
overflow
flag
10
enable/
mask ES
overflow
flag
9
enable/
mask ES
overflow
flag
7
enable/
mask ES
overflow
flags
6
enable/
mask ES
overflow
flag
4
enable/
mask ES
overflow
flags
3
enable/
mask ES
overflow
flag
1
00
31, 49,
61, 79,
91, a9,
c1, d9
iereg
enable/
mask ES
overflow
flag
11
enable/
mask ES
overflow
flag
8
enable/
mask ES
overflow
flag
5
enable/
mask ES
overflow
flag
2
00
相關(guān)PDF資料
PDF描述
OS1001 Interface IC
OS1010 Optoelectronic
OS1011 SINGLE 1.8V, 200 KHZ OP, E TEMP, -40C to +125C, 8-PDIP, TUBE
OS1012 1.8V, 200kHz single low-cost, CMOS Op Amplifier on 120K Analog ROM process., -40C to +125C, 8-MSOP, T/R
OS1013 1.8V, 200kHz single low-cost, CMOS Op Amplifier on 120K Analog ROM proccess., -40C to +125C, 5-SOT-23, T/R
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ORT8850L-1BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BM680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BMN680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BMN680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-2BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256