參數(shù)資料
型號: L80225
英文描述: L80225 10/100 MbpsTX/10BT Ethernet Physical Layer Device (PHY) technical manual 4/02
中文描述: L80225 10/100 MbpsTX/10BT以太網(wǎng)物理層器件(PHY)技術手冊4月2日
文件頁數(shù): 114/192頁
文件大?。?/td> 1306K
代理商: L80225
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁當前第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
Draft 6/5/00
5-6
Management Interface
Copyright 2000 by LSI Logic Corporation. All rights reserved.
5.4 Frame Structure
The structure of the serial port frame is shown in
Figure 5.2
and a timing
diagram is shown in
Figure 5.1
. Each serial port access cycle consists
of 32 bits, exclusive of idle. The first 16 bits of the serial port cycle are
always write bits and are used for control and addressing. The last 16
bits are data that is written to or read from a data register.
The first two bits in
Figure 5.2
and
Figure 5.1
are start bits (ST[1:0]) and
must be written as a 0b01 for the serial port cycle to continue. The next
two bits are the READ and WRITE bits, which determine whether a
registers is being read or written. The next five bits are the PHY device
address bits (PHYAD[4:0]), and they must match the inverted values
latched from the MDA[4:0]n pins during the power on reset time for
access to continue.
The next five bits are register address select (REGAD[4:0]) bits, which
select one of the 11 registers for access. The next two bits are
turnaround (TA) bits, which are not actual register bits but provide the
device extra time to switch the MDIO pin function from a write pin to a
read pin, if necessary. The final 16 bits of the MI serial port cycle are
written to or read from the specific data register that the register address
bits (REGAD[4:0]) designate.
Figure 5.2
shows the MI frame structure.
IDLE
Idle Pattern
These bits are an idle pattern. The device does not
initiate an MI cycle until it detects an idle pattern of at
least 32 consecutive ones.
W
ST[1:0]
Start Bits
When ST[1:0] = 01, a MI serial port access cycle starts.
W
READ
Read Select
When the READ bit is 1, it designates a read cycle.
W
WRITE
Write Select
When the WRITE bit is 1, it designates a write cycle.
W
Figure 5.2
MI Serial Frame Structure
IDLE
ST[1:0]
READ
WRITE
PHYAD[4:0]
REGAD[4:0]
TA[1:0]
D[15:0]
相關PDF資料
PDF描述
L80223 10BASE-T/100BASE-TX/FX Ethernet Physical Layer Device (PHY)(10BASE-T/100BASE-TX/FX 以太網(wǎng)物理層處理器)
L80600 L80600 10/100/1000 Mbits/s Ethernet PHY technical manual 3/01
L811-1X1T-03 1port.None LEDs.low profile RJ45 10/100Base-TX
L82-510 Logic IC
L82-511 Logic IC
相關代理商/技術參數(shù)
參數(shù)描述
L80225/B 制造商:LSI Corporation 功能描述:TRANSITION TO P/N 68080A1 - Bulk
L80225/C 制造商:LSI Corporation 功能描述:PN may be NE SA DW 制造商:LSI Corporation 功能描述:L80225/C
L80225FR 制造商:LAUREL ELECTRONICS 功能描述:Laureate 1/8 DIN multi-function counter / timer, universal 85-264 Vac power, two
L80225VF2 制造商:LAUREL ELECTRONICS 功能描述:Laureate 1/8 DIN multi-function counter / timer, universal 85-264 Vac power, two
L80227 制造商:未知廠家 制造商全稱:未知廠家 功能描述:10BASE-T/ 100BASE-TX Ethernet PHY