參數(shù)資料
型號(hào): AD9557BCPZ
廠商: Analog Devices Inc
文件頁(yè)數(shù): 68/92頁(yè)
文件大?。?/td> 0K
描述: IC CLOCK TRANSLATOR 40LFCSP
產(chǎn)品變化通告: Minor Mask Change 11/Apr/2012
標(biāo)準(zhǔn)包裝: 1
類型: 時(shí)鐘/頻率轉(zhuǎn)換器
PLL:
主要目的: 以太網(wǎng),SONET/SDH
輸入: CMOS,LVDS,LVPECL
輸出: CMOS,HSTL,LVDS
電路數(shù): 1
比率 - 輸入:輸出: 2:2
差分 - 輸入:輸出: 是/是
頻率 - 最大: 1.25GHz
電源電壓: 1.71 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 40-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 40-LFCSP-VQ(6x6)
包裝: 托盤
AD9557
Data Sheet
Rev. B | Page 70 of 92
Table 56. DPLL Frequency Clamp
Address
Bits
Bit Name
Description
0x0306
[7:0]
Lower limit of pull-in range (expressed as
a 20-bit frequency tuning word)
Lower limit pull-in range bits[7:0]
Default: 0x51
0x0307
[7:0]
Lower limit pull-in range bits[15:8]
Default: 0xB8
0x0308
[7:4]
Reserved
Default: 0x0
[3:0]
Lower limit of pull-in range
Lower limit pull-in range bits[19:16]
Default: 0x2
0x0309
[7:0]
Upper limit of pull-in range (expressed as
a 20-bit frequency tuning word)
Upper limit pull-in range bits[7:0]
Default: 0x3E
0x030A
[7:0]
Upper limit pull-in range bits[15:8]
Default: 0x0A
0x030B
[7:4]
Reserved
Default: 0x0
[3:0]
Upper limit of pull-in range
Upper limit pull-in range bits[19:16]
Default: 0xB
Table 57. Fixed Closed-Loop Phase Lock Offset
Address
Bits
Bit Name
Description
0x030C
[7:0]
Fixed phase lock offset (signed; ps)
Fixed phase lock offset bits[7:0]
Default: 0x00
0x030D
[7:0]
Fixed phase lock offset bits[15:8]
Default 0x00
0x030E
[7:0]
Fixed phase lock offset bits[23:16]
Default: 0x00
0x030F
[7:6]
Reserved
Reserved; default: 0x0
[5:0]
Fixed phase lock offset (signed; ps)
Fixed phase lock offset bits[29:24]
Default: 0x00
Table 58. Incremental Closed-Loop Phase Lock Offset Step Size1
Address
Bits
Bit Name
Description
0x0310
[7:0]
Incremental phase lock offset step size (ps)
Incremental phase lock offset step size bits[7:0].
Default: 0x00.
This controls the static phase offset of the DPLL while it is locked.
0x0311
[7:0]
Incremental phase lock offset step size bits[15:8] Default: 0x00.
This controls the static phase offset of the DPLL while it is locked.
1
Note that the default incremental closed-loop phase lock offset step size value is 0x0000 = 0 (0 ns).
Table 59. Phase Slew Rate Limit
Address
Bits
Bit Name
Description
0x0312
[7:0]
Phase slew rate limit (s/sec)
Phase slew rate limit bits[7:0].
Default: 0x00.
This register controls the maximum allowable phase slewing during
transients and reference switching.
The default phase slew rate limit is 0, or disabled. Minimum useful value is
310 s/sec.
0x0313
[7:0]
Phase slew rate limit bits[15:8] .
Default: 0x00.
相關(guān)PDF資料
PDF描述
V375C36M150BG CONVERTER MOD DC/DC 36V 150W
AD9547BCPZ IC CLOCK GEN/SYNCHRONIZR 64LFCSP
D38999/20MF11JN CONN RCPT 11POS WALL MNT W/SCKT
AD9549ABCPZ IC CLOCK GEN/SYNCHRONIZR 64LFCSP
ADN2814ACPZ IC CLOCK/DATA RECOVERY 32LFCSP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9557BCPZ-REEL7 功能描述:IC CLK XLATR PLL 1250MHZ 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
AD9558 制造商:AD 制造商全稱:Analog Devices 功能描述:Quad Input Multiservice Line Card Adaptive
AD9558/PCBZ 功能描述:BOARD EVAL FOR AD9558 RoHS:是 類別:編程器,開(kāi)發(fā)系統(tǒng) >> 評(píng)估演示板和套件 系列:* 標(biāo)準(zhǔn)包裝:1 系列:- 主要目的:電信,線路接口單元(LIU) 嵌入式:- 已用 IC / 零件:IDT82V2081 主要屬性:T1/J1/E1 LIU 次要屬性:- 已供物品:板,電源,線纜,CD 其它名稱:82EBV2081
AD9558BCPZ 功能描述:IC CLOCK TRANSLATOR 64LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時(shí)鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲(chǔ)器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
AD9558BCPZ-REEL7 功能描述:IC CLK XLATR PLL 1250MHZ 64LFCSP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件