參數(shù)資料
型號(hào): SYM53C875E
廠商: LSI Corporation
英文描述: PCI-Ultra SCSI I/O Processor(PCI-Ultra SCSI I/O 處理器)
中文描述: 的PCI -超的SCSI I / O處理器(個(gè)PCI -超的SCSI的I / O處理器)
文件頁數(shù): 24/243頁
文件大小: 1362K
代理商: SYM53C875E
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁當(dāng)前第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁
2-2
SYM53C875/875E Data Manual
Functional Description
SDMS: The Total SCSI Solution
Internal
SCRIPT S RAM
T he SYM53C875 has 4 K B (1024 x 32 bits) of
internal, general purpose RAM. T he RAM is
designed for SCRIPT S program storage, but is not
limited to this type of information. When the chip
fetches SCRIPT S instructions or Table Indirect
information from the internal RAM, these fetches
remain internal to the chip and do not use the PCI
bus. Other types of access to the RAM by the
SYM53C875 use the PCI bus, as if they were
external accesses. T he MAD5 pin enables the 4K
internal RAM. To disable the internal RAM, con-
nect a 4.7K
resistor between the MAD5 pin and
V
SS
.
T he RAM can be relocated by the PCI system
BIOS anywhere in 32-bit address space. T he RAM
Base Address register in PCI configuration space
contains the base address of the internal RAM.
T his register is similar to the ROM Base Address
register in PCI configuration space. To simplify
loading of SCRIPT S instructions, the base address
of the RAM will appear in the SCRAT CHB regis-
ter when bit 3 of the CT EST 2 register is set. T he
RAM is byte-accessible from the PCI bus and will
be visible to any bus-mastering device on the bus.
External accesses to the RAM (i.e., by the CPU)
follow the same timing sequence as a standard
slave register access, except that the target wait
states required will drop from 5 to 3.
A complete set of development tools is available for
writing custom drivers with SCSI SCRIPT S. For
more information on the SCSI SCRIPT S instruc-
tions supported by the SYM53C875, see Chapter
6, “Instruction Set of the I/O Processor.”
SDMS: T he Total SCSI
Solution
For users who do not need to develop custom driv-
ers, Symbios provides a total SCSI solution in PC
environments with the SCSI Device Management
System (SDMS ). SDMS provides BIOS driver
support for hard disk, tape, and removable media
peripherals for the major PC-based operating sys-
tems.
SDMS includes a SCSI BIOS to manage all SCSI
functions related to the device. It also provides a
series of SCSI device drivers that support most
major operating systems. SDMS supports a multi-
threaded I/O application programming interface
(API) for user-developed SCSI applications.
SDMS supports both the ASPI and CAM SCSI
software specifications.
Designing an Ultra SCSI
System
Migrating an existing single-ended SCSI design
from SCSI-2 to Ultra SCSI requires minor soft-
ware modifications as well as consideration for
some hardware design guidelines. Since Ultra
SCSI is based on existing SCSI standards, it can
use existing software programs as long as the soft-
ware is able to negotiate for Ultra SCSI synchro-
nous transfer rates.
In the area of hardware, the primary area of con-
cern in single-ended systems is to maintain signal
integrity at high data transfer rates. To assure reli-
able operation at Ultra SCSI transfer speeds, fol-
low the system design parameters recommended in
the SCSI-3 Ultra Parallel Interface standard,
which is available from the SCSI BBS referenced
at the beginning of this manual. Chapter 7 con-
tains Ultra SCSI timing information. In addition
相關(guān)PDF資料
PDF描述
SYM53C876E PCI-Dual Channel SCSI Multi-function Controller(PCI-雙通道SCSI多功能控制器)
SYM53C876 PCI-Dual Channel SCSI Multi-Function Controller(PCI 雙通道SCSI多功能控制器)
SYM53C895A PCI to Ultra2 SCSI Controller(PCI與Ultra2 SCSI連接控制器)
SYM53C895 PCI to Ultra2 SCSI I/O Processor with LVD(Low Voltage Differential Link)Universal Transceivers(PCI與Ultra2 SCSI I/O接口處理器(帶低電壓差分連接通用收發(fā)器))
SYM53C896 PCI to Dual Channel Ultra2 SCSI Multifunction Controller(PCI與雙通道Ultra2 SCSI連接多功能控制器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SYM53C876E(PBGA) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C876E(PQFP) 制造商:未知廠家 制造商全稱:未知廠家 功能描述:SCSI Bus Interface/Controller
SYM53C885 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
SYM53C896 制造商:未知廠家 制造商全稱:未知廠家 功能描述:BUS CONTROLLER
SYM-63LH+ 制造商:MINI 制造商全稱:Mini-Circuits 功能描述:Frequency Mixer