參數(shù)資料
型號: MC68307PU16
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
封裝: TQFP-100
文件頁數(shù): 256/264頁
文件大小: 949K
代理商: MC68307PU16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁當前第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
EC000 Core Processor
MOTOROLA
MC68307 USER’S MANUAL
4-15
An interrupt request is made to the processor by encoding the interrupt request level on the
IPL2–IPL0; a zero indicates no interrupt request. Interrupt requests arriving at the processor
do not force immediate exception processing, but the requests are made pending. Pending
interrupts are detected between instruction executions. If the priority of the pending interrupt
is lower than or equal to the current processor priority, execution continues with the next
instruction, and the interrupt exception processing is postponed until the priority of the pend-
ing interrupt becomes greater than the current processor priority.
If the priority of the pending interrupt is greater than the current processor priority, the excep-
tion processing sequence is started. A copy of the status register is saved; the privilege
mode is set to supervisor mode; tracing is suppressed; and the processor priority level is set
to the level of the interrupt being acknowledged. The processor fetches the vector number
from the interrupting device by executing an interrupt acknowledge cycle, which displays the
level number of the interrupt being acknowledged on the address bus. If external logic
requests an automatic vector, the processor internally generates a vector number corre-
sponding to the interrupt level number. If external logic indicates a bus error, the interrupt is
considered spurious, and the generated vector number references the spurious interrupt
vector. The processor then proceeds with the usual exception processing. The saved value
of the program counter is the address of the instruction that would have been executed had
the interrupt not been taken. The appropriate interrupt vector is fetched and loaded into the
program counter, and normal instruction execution commences in the interrupt handling rou-
tine.
4.6.3 Uninitialized Interrupt Exception
NOTE
The uninitialized interrupt vector of the EC000 core is never
used in the MC68307, but is described here for completeness;
the MC68307 handles all interrupt conditions separately in the
interrupt controller (see Section 5.1.4 Interrupt Processing).
An interrupting device provides a EC000 core interrupt vector number and asserts data
transfer acknowledge (DTACK) or bus error (BERR) during an interrupt acknowledge cycle
by the EC000 core. If the vector register has not been initialized, the responding M68000
family peripheral provides vector number 15, the uninitialized interrupt vector. This response
conforms to a uniform way to recover from a programming error.
4.6.4 Spurious Interrupt Exception
NOTE
The spurious interrupt vector of the EC000 core is never used in
the MC68307, but is described here for completeness; the
MC68307 handles all interrupt conditions separately in the inter-
rupt controller (see Section 5.1.4 Interrupt Processing).
During the interrupt acknowledge cycle, if no device responds by asserting DTACK, BERR
should be asserted to terminate the vector acquisition. The processor separates the pro-
cessing of this error from bus error by forming a short format exception stack and fetching
相關(guān)PDF資料
PDF描述
MC68307PU16V 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68307FG16 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68322FT16 16-BIT, 16.667 MHz, RISC PROCESSOR, PQFP160
MC68331CFC20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP132
MC68331CPV20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68307UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68307V 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68322 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322AD 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322FT20 制造商:Rochester Electronics LLC 功能描述:- Bulk