參數(shù)資料
型號(hào): SYM53C896
廠商: LSI CORP
元件分類: 總線控制器
英文描述: PCI to Dual Channel Ultra2 SCSI Multifunction Controller(PCI與雙通道Ultra2 SCSI連接多功能控制器)
中文描述: SCSI BUS CONTROLLER, PBGA329
封裝: 31 X 31 MM, 1.27 MM PITCH, PLASTIC, BGA-329
文件頁(yè)數(shù): 345/360頁(yè)
文件大小: 3297K
代理商: SYM53C896
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)當(dāng)前第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)
Index
IX-5
write command
2-6
configured
as I/O (CIO)
4-58
as memory (CM)
4-58
connected (CON)
4-26
,
4-53
cumulative SCSI byte count (CSBC)
4-112
current
function of input voltage
6-9
function of output voltage
6-10
cycle frame
3-7
D
D1_Support (D1S)
4-17
D2_Support (D2S)
4-17
data
(DATA)
4-19
acknowledge status (DACK)
4-59
compare mask
5-32
compare value
5-33
parity error reported (DPR)
4-6
paths
2-29
request status (DREQ)
4-59
structure address (DSA)
4-51
transfer direction (DDIR)
4-58
data_scale (DSCL[1:0])
4-17
data_select (DSLT[3:0])
4-18
data-in
2-52
,
2-53
data-out
2-52
,
2-53
DC characteristics
6-1
decode of MAD pins
3-24
default download mode
2-57
destination
address
5-24
I/O-memory enable (DIOM)
4-70
detected parity error (from slave) (DPE)
4-5
determining data transfer rate
2-39
device
ID (DID)
4-3
select
3-8
specific initialization (DSI)
4-17
DEVSEL/
3-8
timing (DT[1:0])
4-5
diffsens mismatch (DIFF)
4-50
DIP
2-46
direct
5-20
disable
auto FIFO clear (DISFC)
4-101
dual address cycle (DDAC)
4-102
halt on parity error or ATN (target only) (DHP)
4-26
internal load/store (DILS)
4-101
pipe req (DPR)
4-102
single initiator response (DSI)
4-97
disconnect
2-18
disconnect instruction
5-16
DMA
byte counter (DBC)
4-66
command (DCMD)
4-67
control (DCNTL)
2-6
,
2-7
,
2-8
,
2-44
,
4-72
direction (DDIR)
4-65
FIFO
2-8
,
2-28
,
2-43
(DF[7:0])
4-66
(DFIFO)
4-61
byte offset counter, bits [9:8] (BO[9:8])
4-65
empty (DFE)
4-43
sections
2-29
size (DFS)
4-65
interrupt
2-44
,
2-45
,
2-46
enable (DIEN)
2-26
,
2-43
,
2-45
,
4-71
interrupt pending (DIP)
4-54
interrupts
2-46
mode (DMODE)
2-6
,
2-7
,
2-8
,
2-11
,
2-23
,
4-68
next address (DNAD)
4-67
next address 64 (DNAD64)
4-108
SCRIPTS
pointer (DSP)
4-67
pointer save (DSPS)
4-68
status (DSTAT)
2-26
,
2-42
,
2-43
,
2-46
,
2-47
,
2-48
,
4-42
DSA
relative
5-38
relative selector (DRS)
4-107
DSPS register
5-36
dual address cycles
2-20
dynamic block move selector (DBMS)
4-108
E
enable
64-bit
direct BMOV (EN64DBMV)
4-103
table indirect BMOV (EN64TIBMV)
4-103
bus mastering (EBM)
4-4
I/O space (EIS)
4-4
jump on nondata phase mismatches (ENNDJ)
4-101
memory space (EMS)
4-4
parity
checking
2-25
checking (EPC)
4-24
error response (EPER)
4-3
phase mismatch jump (ENPMJ)
4-100
read
line (ERL)
4-70
multiple (ERMP)
4-70
response to
reselection (RRE)
4-32
selection (SRE)
4-32
wide SCSI (EWS)
4-31
enabling cache mode
2-10
encoded
chip SCSI ID (ENC[3:0])
4-33
destination SCSI ID
(ENC[3:0])
4-38
(ENID)
4-41
SCSI destination ID
5-21
entry storage address (ESA)
4-111
error reporting signals
3-9
even parity
2-25
expansion ROM base address
2-55
,
2-56
,
4-12
extend SREQ/SACK filtering (EXT)
4-95
external
clock
6-11
memory interface
2-55
configuration
2-56
diagram examples
B-1
multiple byte accesses
6-13
slow memory
2-56
memory read
6-38
memory timing
6-38
memory write
6-41
extra clock cycle of data setup (EXC)
4-25
相關(guān)PDF資料
PDF描述
SYMFC909 Fibre Channel Protocol Controller(光纖通道協(xié)議控制器)
T-13811 T1/CEPT Telecom Applications
T-17009 Meets all IEE 802.3 and ANSI X3.263 standards including 350 mH OCL with 8 mA bias
T-17204 10/100 BASE-T SINGLE PORT SURFACE MOUNT MAGNETICS
T-50101 CONNECTOR ACCESSORY
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SYM-63LH+ 制造商:MINI 制造商全稱:Mini-Circuits 功能描述:Frequency Mixer
SYM8291 制造商: 功能描述: 制造商:undefined 功能描述:
SYM-A-100 制造商:Sliger Designs, Inc. 功能描述:SPEAKER HARNESS - Bulk 制造商:Sliger Designs, Inc. 功能描述:SCANNER FRAMES DESIGNED TO FIT DIFFERENT STORE COUNTER TOPS - Bulk
SYM-A-200 制造商:Sliger Designs, Inc. 功能描述:SCANNER FRAMES DESIGNED TO FIT DIFFERENT STORE COUNTER TOPS - Bulk
SYMBP1000C1G12 制造商:Schneider Electric 功能描述:APC 1 MW 480V 1 CAP. 1 OR 2 - Bulk