參數(shù)資料
型號(hào): GMS30C7201
英文描述: 32-Bit RISC Microprocessor(32位 RISC 微處理器)
中文描述: 32位RISC微處理器(32位的RISC微處理器)
文件頁(yè)數(shù): 247/354頁(yè)
文件大?。?/td> 1639K
代理商: GMS30C7201
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)當(dāng)前第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)
Slow AMBA Peripherals
13-17
GMS30C7201 Data Sheet
Interrupt Enable Register
This register enables the five types of UART interrupts. Each interrupt can individually
activate the interrupt (INTUART) output signal. It is possible to totally disable the
interrupt Enable Register (IER). Similarly, setting bits of the IER register to a logic 1,
enables the selected interrupt(s). Disabling an interrupt prevents it from being indicated
as active in the IIR and from activating the INTUART output signal. All other system
functions operate in their normal manner, including the setting of the Line Status and
MODEM Status Registers.
Table 13-6: Summary of registers
on page 13-10 shows
the contents of the IER. Details on each bit follow.
Bit 0:
This bit enables the Received Data Available Interrupt (and time-out
interrupts in the FIFO mode) when set to logic 1.
Bit 1:
This bit enables the Transmitter Holding Register Empty Interrupt
when set to logic 1.
Bit 2:
This bit enables the Receiver Line Status Interrupt when set to logic 1.
Bit 3:
This bit enables the MODEM Status Interrupt when set to logic 1.
Bit 4
7:
These four bits are always logic 0.
MODEM Control Register
This register controls the interface with the MODEM or data set (or a peripheral device
emulating a MODEM). The contents of the MODEM Control Register are indicated in
Table 13-6: Summary of registers
on page 13-10 and are described below.
Bit 0:
This bit controls the Data Terminal Ready (
NDTR
) output. When bit is
set to a logic 1, the
NDTR
output is forced to a logic 0. When bit 0 is
reset to a logic 0, the
NDTR
output is forced to a logic 1.
Note: The
NDTR
output of the UART may be applied to an EIA
inverting line driver (such as the DS1488) to obtain the proper polarity
input at the succeeding MODEM or data set.
Bit 1:
This bit controls the Request to Send (
NRTS
) output. Bit 1 affects the
NRTS
output in a manner identical to that described above for bit 0.
Bit 2:
Not used
Bit 3:
Not used
Bit 4:
This bit provides a local loopback feature for diagnostic testing of the
UART. When bit 4 is set to logic 1, the following occur: the transmitter
Serial Output (
SOUT
) is set to the Marking (logic 1) state; the receiver
Serial Input (
SIN
) is disconnected; the output of the Transmitter Shift
Register is
looped back
into the Receiver Shift Register input; the
four MODEM Control inputs (
NCTS
,
NDSR
,
NDCD
and
NRI
) are
disconnected; and the two MODEM Control outputs (NDTR and
NRTS) are internally connected to the four MODEM Control inputs,
and the MODEM Control output pins are forced to their inactive state
(HIGH). On the diagnostic mode, data that is transmitted is
immediately received. This feature allows the processor to verify the
transmit- and received-data paths of the UART.
In the diagnostic mode, the receiver and transmitter interrupts are fully
operational. Their sources are external to the part. The MODEM
Control interrupts are also operational, but the interrupts sources are
now the lower four bits of the MODEM Control Register instead of the
four MODEM Control inputs. The interrupts are still controlled by the
Interrupt Enable Register.
Bit 5
7:
These bits are permanently set to logic 0.
相關(guān)PDF資料
PDF描述
GMS90C31(中文) 8-Bit CMOS Microcontrollers(高性價(jià)比的51單片機(jī),片內(nèi)無(wú)ROM,128字節(jié)RAM,工作電壓5V)
GMS90C32(中文) 8-Bit CMOS Microcontrollers( 高性價(jià)比的51單片機(jī) ,片內(nèi)無(wú)ROM,256字節(jié)RAM,工作電壓5V)
GMS90C51(中文) 8-Bit CMOS Microcontrollers(高性價(jià)比的51單片機(jī),片內(nèi)4KROM,128字節(jié)RAM,工作電壓5V)
GMS90C52(中文) 8-Bit CMOS Microcontrollers(高性價(jià)比的51單片機(jī),片內(nèi)8KROM,256字節(jié)RAM,工作電壓5V)
GMS90L31(中文) 8-Bit CMOS Microcontrollers(高性價(jià)比的51單片機(jī),片內(nèi)無(wú)ROM,128字節(jié)RAM,低電壓)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
GMS-32H 制造商:Carlo Gavazzi 功能描述:Manual Motor Starter
GMS-32H 8A 制造商:Carlo Gavazzi 功能描述:MMS UP TO 32A HIGH BREAK 5-8A
GMS-32H 0.16A 制造商:Carlo Gavazzi 功能描述:MMS UP TO 32A HIGH BREAK 0.1-0.16A
GMS-32H 0.25A 制造商:Carlo Gavazzi 功能描述:MMS UP TO 32A HIGH BREAK 0.16-0.25A
GMS-32H 0.4A 制造商:Carlo Gavazzi 功能描述:MMS UP TO 32A HIGH BREAK 0.25-0.4A