參數(shù)資料
型號(hào): ADSP-21368BBPZ-2A
廠商: Analog Devices Inc
文件頁(yè)數(shù): 35/64頁(yè)
文件大小: 0K
描述: IC DSP 32BIT 333MHZ 256-BGA
產(chǎn)品培訓(xùn)模塊: SHARC Processor Overview
標(biāo)準(zhǔn)包裝: 1
系列: SHARC®
類(lèi)型: 浮點(diǎn)
接口: DAI,DPI
時(shí)鐘速率: 333MHz
非易失內(nèi)存: ROM(768 kB)
芯片上RAM: 256kB
電壓 - 輸入/輸出: 3.30V
電壓 - 核心: 1.20V
工作溫度: -40°C ~ 85°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 256-LBGA 裸露焊盤(pán)
供應(yīng)商設(shè)備封裝: 256-BGA(27x27)
包裝: 托盤(pán)
Rev. F
|
Page 40 of 64
|
October 2013
Parallel Data Acquisition Port (PDAP)
The timing requirements for the PDAP are provided in
Table 33. PDAP is the parallel mode operation of Channel 0 of
the IDP. For details on the operation of the IDP, see the IDP
chapter of the ADSP-21368 SHARC Processor Hardware
Reference. Note that the 20 bits of external PDAP data can be
provided through the external port DATA31–12 pins or the
DAI pins.
Table 33. Parallel Data Acquisition Port (PDAP)
Parameter
Min
Max
Unit
Timing Requirements
t
SPHOLD
1
PDAP_HOLD Setup Before PDAP_CLK Sample Edge
2.5
ns
t
HPHOLD
1
PDAP_HOLD Hold After PDAP_CLK Sample Edge
2.5
ns
t
PDSD
1
PDAP_DAT Setup Before SCLK PDAP_CLK Sample Edge
3.85
ns
t
PDHD
1
PDAP_DAT Hold After SCLK PDAP_CLK Sample Edge
2.5
ns
t
PDCLKW
Clock Width
(t
PCLK × 4) ÷ 2 – 3
ns
t
PDCLK
Clock Period
t
PCLK × 4
ns
Switching Characteristics
t
PDHLDD
Delay of PDAP Strobe After Last PDAP_CLK Capture Edge for a Word
2 × t
PCLK + 3
ns
t
PDSTRB
PDAP Strobe Pulse Width
2 × t
PCLK – 1
ns
1 Data Source pins are DATA31–12, or DAI pins. Source pins for SCLK and FS are: 1) DATA11–10 pins, 2) DAI pins.
Figure 27. PDAP Timing
DAI_P20–1
(PDAP_CLK)
SAMPLE EDGE
DAI_P20–1
(PDAP_HOLD)
DAI_P20–1
(PDAP_STROBE)
tPDSTRB
tPDHLDD
tPDHD
tPDSD
tSPHOLD
tHPHOLD
tPDCLK
tPDCLKW
DAI_P20–1/
ADDR23–4
(PDAP_DATA)
相關(guān)PDF資料
PDF描述
HWS300-24 PWR SUP IND 24V 14A SNG OUTPUT
ADSP-21065LKCAZ264 IC DSP CTLR 32BIT 196CSPBGA
TAJY107M006RNJ CAP TANT 100UF 6.3V 20% 2917
GMM08DRSN-S288 CONN EDGECARD 16POS .156 EXTEND
ABB60DHFD-S578 EDGECARD 120POS PCI32 .050 SMD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
adsp-21368kbp-2a 制造商:Rochester Electronics LLC 功能描述: 制造商:Analog Devices 功能描述:
ADSP-21368KBP-2AZ 制造商:Analog Devices 功能描述:DSP 32BIT SHARC 333MHZ 256BGA 制造商:Analog Devices 功能描述:DSP, 32BIT, SHARC, 333MHZ, 256BGA
ADSP-21368KBP-ENG 制造商:Analog Devices 功能描述:
ADSP-21368KBPZ-2A 功能描述:IC DSP 32BIT 333MHZ 256-BGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號(hào)處理器) 系列:SHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類(lèi)型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時(shí)鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類(lèi)型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤(pán)
ADSP-21368KBPZ-3A 功能描述:IC DSP 32BIT 400MHZ 256BGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號(hào)處理器) 系列:SHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類(lèi)型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時(shí)鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類(lèi)型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤(pán)