參數(shù)資料
型號: ADAU1446YSTZ-3A
廠商: Analog Devices Inc
文件頁數(shù): 27/92頁
文件大?。?/td> 0K
描述: IC SIGMADSP 175MHZ 100LQFP
標準包裝: 1
系列: SigmaDSP®
類型: 音頻處理器
應用: 車載音頻
安裝類型: 表面貼裝
封裝/外殼: 100-LQFP
供應商設備封裝: 100-LQFP(16x16)
包裝: 托盤
ADAU1445/ADAU1446
Rev. A | Page 33 of 92
Serial Clock Modes and Settings
Dejitter Window Register (Address 0xE221)
Table 19. Bit Descriptions of Register 0xE221
Bit
Position
Description
Default
[15:6]
Reserved
[5:0]
Dejitter window
001000
000000 = dejitter circuit bypass
000001 = minimum window
111111 = maximum window
Register 0xE221 is a single 6-bit register that sets the size of the
dejitter window. The dejitter circuit prevents samples from being
repeated or omitted altogether due to jitter in the frame clock
pulses coming from the serial ports in slave mode.
The dejitter window is set by default to 8 MCLK samples, which
should be suitable for most applications. However, Register 0xE221
allows this value to be tweaked in case of problems, or it allows
the dejitter circuit to be bypassed altogether by setting Bits[5:0]
to 000000.
Clock Pad Multiplexer Register (Address 0xE240)
Table 20. Bit Descriptions of Register 0xE240
Bit Position
Clock Domain1
Default
[15:6]
Reserved
[5]
Clock Domain 8
0
[4]
Clock Domain 7
0
[3]
Clock Domain 6
0
[2]
Clock Domain 5
0
[1]
Clock Domain 4
0
[0]
Clock Domain 3
0
1 0 = input clock domain, 1 = output clock domain.
There are six clock domains (Clock Domains[8:3]) that can be
either input or output clock domains. This is determined by a
single bit for each clock domain (see Table 20), where a setting
of 0 corresponds with an input clock domain and a setting of 1
corresponds with an output clock domain.
In Figure 28, the clock pad multiplexer is represented by six 4:2
multiplexers.
ASSIGNABLE
INPUT/OUTPUT
CLOCK DOMAINS
(×6)
3TO 8
BC
L
K
3
/L
R
C
L
K3
BC
L
K
4/
L
RCL
K
4
BC
L
K
5
/L
R
C
L
K5
BC
L
K
6/
L
RCL
K
6
BC
L
K
7/
L
RCL
K
7
BC
L
K
8/
L
RCL
K
8
2
4:2
CLOCK PAD
MULTIPLEXERS
TO SERIAL INPUT PORTS
TO SERIAL OUTPUT PORTS
2
0
76
96
-0
27
Figure 28. Clock Pad Multiplexer
相關PDF資料
PDF描述
VI-232-CU-F4 CONVERTER MOD DC/DC 15V 200W
VI-B6Y-MW CONVERTER MOD DC/DC 3.3V 66W
VI-231-IW-S CONVERTER MOD DC/DC 12V 100W
CS3310-KSZ IC VOLUME CTRL STER DGTL 16SOIC
VI-B6X-MY CONVERTER MOD DC/DC 5.2V 50W
相關代理商/技術參數(shù)
參數(shù)描述
ADAU1446YSTZ-3A-RL 功能描述:IC SIGMADSP 175MHZ 100LQFP RoHS:是 類別:集成電路 (IC) >> 線性 - 音頻處理 系列:SigmaDSP® 其它有關文件:STA321 View All Specifications 標準包裝:1 系列:Sound Terminal™ 類型:音頻處理器 應用:數(shù)字音頻 安裝類型:表面貼裝 封裝/外殼:64-LQFP 裸露焊盤 供應商設備封裝:64-LQFP EP(10x10) 包裝:Digi-Reel® 其它名稱:497-11050-6
ADAU1450WBCPZ 功能描述:IC AUDIO PROCESSOR 72LFCSP 制造商:analog devices inc. 系列:SigmaDSP? 包裝:托盤 零件狀態(tài):有效 類型:Sigma 接口:I2C,SPI 時鐘速率:147.456MHz 非易失性存儲器:- 片載 RAM:64KB 電壓 - I/O:3.3V 電壓 - 內核:1.20V 工作溫度:-40°C ~ 105°C(TA) 安裝類型:表面貼裝 封裝/外殼:72-VFQFN 裸露焊盤,CSP 供應商器件封裝:72-LFCSP-VQ(10x10) 標準包裝:1
ADAU1450WBCPZ-RL 功能描述:IC AUDIO PROCESSOR 72LFCSP 制造商:analog devices inc. 系列:SigmaDSP? 包裝:剪切帶(CT) 零件狀態(tài):在售 類型:Sigma 接口:I2C,SPI 時鐘速率:147.456MHz 非易失性存儲器:- 片載 RAM:64KB 電壓 - I/O:3.30V 電壓 - 內核:1.20V 工作溫度:-40°C ~ 105°C(TA) 安裝類型:表面貼裝 封裝/外殼:72-VFQFN 裸露焊盤,CSP 供應商器件封裝:72-LFCSP-VQ(10x10) 標準包裝:1
ADAU1451WBCPZ 功能描述:IC AUDIO PROCESSOR 72LFCSP 制造商:analog devices inc. 系列:SigmaDSP? 包裝:托盤 零件狀態(tài):有效 類型:Sigma 接口:I2C,SPI 時鐘速率:294.912MHz 非易失性存儲器:- 片載 RAM:96kB 電壓 - I/O:3.3V 電壓 - 內核:1.20V 工作溫度:-40°C ~ 105°C(TA) 安裝類型:表面貼裝 封裝/外殼:72-VFQFN 裸露焊盤,CSP 供應商器件封裝:72-LFCSP-VQ(10x10) 標準包裝:1
ADAU1451WBCPZ-RL 功能描述:IC AUDIO PROCESSOR 72LFCSP 制造商:analog devices inc. 系列:SigmaDSP? 包裝:剪切帶(CT) 零件狀態(tài):在售 類型:Sigma 接口:I2C,SPI 時鐘速率:294.912MHz 非易失性存儲器:- 片載 RAM:96kB 電壓 - I/O:3.30V 電壓 - 內核:1.20V 工作溫度:-40°C ~ 105°C(TA) 安裝類型:表面貼裝 封裝/外殼:72-VFQFN 裸露焊盤,CSP 供應商器件封裝:72-LFCSP-VQ(10x10) 標準包裝:1