參數(shù)資料
型號: SI5100-H-BL
廠商: Silicon Laboratories Inc
文件頁數(shù): 24/40頁
文件大?。?/td> 0K
描述: IC TXRX SONET/SDH LP HS 195-PBGA
標準包裝: 119
系列: SiPHY™
類型: 收發(fā)器
驅(qū)動器/接收器數(shù): 1/1
規(guī)程: SONET/SDH
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
封裝/外殼: 195-LBGA
供應(yīng)商設(shè)備封裝: 195-BGA(15x15)
包裝: 托盤
Si5100
30
Rev. 1.5
G13
H13
E14
F14
E13
F13
C14
D14
C13
D13
A14
B14
B12
B13
A12
A13
B10
B11
A10
A11
B8
B9
A8
A9
B6
B7
A6
A7
B4
B5
A4
A5
RXDOUT15+
RXDOUT15–
RXDOUT14+
RXDOUT14–
RXDOUT13+
RXDOUT13–
RXDOUT12+
RXDOUT12–
RXDOUT11+
RXDOUT11–
RXDOUT10+
RXDOUT10–
RXDOUT9+
RXDOUT9–
RXDOUT8+
RXDOUT8–
RXDOUT7+
RXDOUT7–
RXDOUT6+
RXDOUT6–
RXDOUT5+
RXDOUT5–
RXDOUT4+
RXDOUT4–
RXDOUT3+
RXDOUT3–
RXDOUT2+
RXDOUT2–
RXDOUT1+
RXDOUT1–
RXDOUT0+
RXDOUT0–
OLVDS
Differential Parallel Receive Data Output.
The data recovered from the signal present on
RXDIN is demultiplexed and output as a 16-bit
parallel word via RXDOUT[15:0]. The bit order
for demultiplexing is selected by the RXMSBSEL
input. The RXDOUT[15:0] outputs are aligned to
the rising edge of RXCLK1.
F3
RXLOL
O
LVTTL
Receiver Loss-of-Lock.
This output is asserted (driven low) when the
recovered clock frequency deviates from the ref-
erence clock by the amount specified in Table 5
Pin Number(s)
Name
I/O
Signal Level
Description
相關(guān)PDF資料
PDF描述
MS27484E8A98P CONN PLUG 3POS STRAIGHT W/PINS
MS27474P14B5P CONN RCPT 5POS JAM NUT W/PINS
SI5100-H-GL IC TXRX SONET/SDH LP HS 195PBGA
IDT72V3650L7-5BB IC FIFO SS 2048X36 7-5NS 144BGA
MS27513E22F21PB CONN RCPT 21POS BOX MNT W/PINS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
Si5100-H-GL 功能描述:電信線路管理 IC OC-48 STM-16 SONET SDH Trnscvr 1:16 RoHS:否 制造商:STMicroelectronics 產(chǎn)品:PHY 接口類型:UART 電源電壓-最大:18 V 電源電壓-最小:8 V 電源電流:30 mA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:VFQFPN-48 封裝:Tray
SI-51010-F 制造商:Bel Fuse 功能描述:- Trays
SI-51011-F 制造商:BEL 制造商全稱:Bel Fuse Inc. 功能描述:SI-51011-F
SI-51012-F 制造商:BEL 制造商全稱:Bel Fuse Inc. 功能描述:SI-51012-F
SI-51013-F 制造商:Bel Fuse 功能描述:- Bulk