參數(shù)資料
型號: ADN2819ACPZ-CML-RL
廠商: Analog Devices Inc
文件頁數(shù): 23/24頁
文件大?。?/td> 0K
描述: IC CLOCK/DATA RECOVERY 48LFCSP
標準包裝: 2,500
類型: 時鐘和數(shù)據(jù)恢復(CDR),多路復用器
PLL:
主要目的: SONET/SDH,STM
輸入: CML
輸出: CML
電路數(shù): 1
比率 - 輸入:輸出: 1:2
差分 - 輸入:輸出: 是/是
頻率 - 最大: 2.7GHz
電源電壓: 3 V ~ 3.6 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 48-VFQFN 裸露焊盤,CSP
供應商設備封裝: 48-LFCSP
包裝: 帶卷 (TR)
ADN2819
Rev. B | Page 8 of 24
T
S
T
H
CLKOUTP
DATAOUTP/N
02999-B
-003
Figure 3. Output Timing
RESISTANCE (k
)
0
100
18
16
0
mV
8
6
4
2
12
10
14
THRADJ RESISTOR VS. LOS TRIP POINT
10
20
30
40
50
60
70
80
90
02999-B
-004
Figure 4. LOS Comparator Trip Point Programming
01
123
456
78
9
02999-B
-005
0
HYSTERESIS (dB)
10
9
0
FRE
Q
UE
NCY
5
4
3
2
7
6
8
1
Figure 5. LOS Hysteresis OC-3, –40°C, 3.6 V,
223 – 1 PRBS Input Pattern, RTH = 90 k
HYSTERESIS (dB)
18
16
0
FRE
Q
UE
NCY
8
6
4
2
12
10
14
02999-B
-006
01
123
45
678
9
0
Figure 6. LOS Hysteresis OC-12, –40°C, 3.6 V,
223 – 1 PRBS Input Pattern, RTH = 90 k
OUTP
OUTN
V
SE
V
CML
0V
OUTP–OUTN
V
SE
V
DIFF
02999-B
-007
Figure 7. Single-Ended vs. Differential Output Specifications
相關PDF資料
PDF描述
MS27484T24B35SC CONN PLUG 128POS STRAIGHT W/SCKT
MS27484T24B35SB CONN PLUG 128POS STRAIGHT W/SCKT
MS27473E24B35SB CONN PLUG 128POS STRAIGHT W/SCKT
ADN2818ACPZ-RL7 IC CLOCK/DATA RECOVERY 32-LFCSP
MS27472E24B35SA CONN RCPT 128POS WALL MNT W/SCKT
相關代理商/技術參數(shù)
參數(shù)描述
ADN2819ACPZ-CML-RL1 制造商:AD 制造商全稱:Analog Devices 功能描述:Multirate to 2.7 Gb/s Clock and Data Recovery IC with Integrated Limiting Amp
ADN2820 制造商:AD 制造商全稱:Analog Devices 功能描述:10.7 Gbps, 3.3V, Low Noise, TIA with Average Power Moniter
ADN2820ACHIPS 制造商:Analog Devices 功能描述:
ADN2820S21 制造商:AD 制造商全稱:Analog Devices 功能描述:10.7 Gbps, 3.3V, Low Noise, TIA with Average Power Moniter
ADN2821 制造商:AD 制造商全稱:Analog Devices 功能描述:11.1 Gbps 3.3V Transimpedance Amplifier