參數(shù)資料
型號(hào): UPSD3334D-40U6
廠商: STMICROELECTRONICS
元件分類: 微控制器/微處理器
英文描述: 8-BIT, FLASH, 40 MHz, MICROCONTROLLER, PQFP80
封裝: PLASTIC, TQFP-80
文件頁數(shù): 143/272頁
文件大?。?/td> 2658K
代理商: UPSD3334D-40U6
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁當(dāng)前第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁
UPSD33xx
PSD module
Doc ID 9685 Rev 7
227/272
27.4.52
Automatic Power-down (APD)
The APD unit shown in Figure 62 on page 195 puts the PSD module into power-down mode
by monitoring the activity of the 8032 Address Latch Enable (ALE) signal. If the APD unit is
enabled by writing a logic ’1’ to Bit 1 of the csiop PMMR0 register, and if ALE signal activity
has stopped (8032 in sleep mode), then the four-bit APD counter starts counting up. If the
ALE signal remains inactive for 15 clock periods of the CLKIN signal (pin PD1), then the
APD counter will reach maximum count and the power-down indicator signal (PDN) goes to
logic ’1’ forcing the PSD module into power-down mode. During this time, all buffers on the
PSD module for 8032 address and data signals are disabled in silicon, preventing the PSD
module memories from waking up from standby mode, even if noise or other devices are
driving the address lines. The PLDs will also stay in standby mode if the PLDs are in non-
Turbo mode and if all other PLD inputs (non-address signals) are static.
However, if the ALE signal has a transition before the APD counter reaches max count, the
APD counter is cleared to zero and the PDN signal will not go active, preventing power-
down mode. To prevent unwanted APD timeouts during normal 8032 operation (not
sleeping), it is important to choose a clock frequency for CLKIN that will NOT produce 15 or
more pulses within the longest period between ALE transitions. A 32768 Hz clock signal is
quite often an ideal frequency for CLKIN and APD, and this frequency is often available on
external supervisor or real-time clock devices.
The “PDN” power-down indicator signal is available to the PLD input bus to use in any PLD
equations if desired. The user may want to send this signal as a PLD output to an external
device to indicate the PSD module is in power-down mode. PSDsoft Express automatically
includes the “PDN” signal in the DPLD chip select equations for FSx, CSBOOTx, RS0, and
CSIOP.
The following should be kept in mind when the PSD module is in power-down mode:
8032 address and data bus signals are blocked from all memories and both PLDs.
The PSD module comes out of power-down mode when: ALE starts pulsing again, or
the CSI input on pin PD2 transitions from logic ’1’ to logic '0,' or the PSD module reset
signal, RST, transitions from logic ’0’ to logic '1.'
Various signals can be blocked (prior to power-down mode) from entering the PLDs by
using “blocking bits” in csiop PMMR registers.
All memories enter standby mode, and the state of the PLDs and I/O Ports are
unchanged (if no PLD inputs change). Table 158 on page 233 shows the effects of
power-down mode on I/O pins while in various operating modes.
The 8032 Ports 1,3, and 4 on the MCU module are not affected at all by power-down
mode in the PSD module.
Power-down standby current given in the AC specifications for PSD module assume
there are no transitions on any unblocked PLD input, and there are no output pins
driving any loads.
The APD counter will count whenever Bit 1 of csiop PMMR0 register is set to logic '1,' and
when the ALE signal is steady at either logic ’1’ or logic ’0’ (not transitioning). Figure 78 on
page 229 shows the flow leading up to power-down mode. The only action required in
PSDsoft Express to enable APD mode is to select the pin function “Common Clock Input,
CLKIN” before programming with JTAG.
相關(guān)PDF資料
PDF描述
US1001FL 0.5 A, 100 V, SILICON, SIGNAL DIODE
US1A-HE3 1 A, 50 V, SILICON, SIGNAL DIODE, DO-214AC
US1B-HE3 1 A, 100 V, SILICON, SIGNAL DIODE, DO-214AC
US1G-HE3 1 A, 400 V, SILICON, SIGNAL DIODE, DO-214AC
US1J-E3 1 A, 600 V, SILICON, SIGNAL DIODE, DO-214AC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPSD3334DV40U6 制造商:STMicroelectronics 功能描述:MCU 8-Bit uPSD 8032 CISC 256KB Flash 3.3V 80-Pin TQFP Tray
UPSD3334DV-40U6 功能描述:8位微控制器 -MCU 256K Flash 8K SRAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
UPSD3354D-40T6 功能描述:8位微控制器 -MCU 8032 MCU USB RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
UPSD3354D-40U6 功能描述:8位微控制器 -MCU 8BIT Fast 8032 MCU RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
UPSD3354DV-40T6 功能描述:8位微控制器 -MCU 8032 MCU USB RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT