參數(shù)資料
型號: TMS320DM6446_07
廠商: Texas Instruments, Inc.
英文描述: Digital Media System-on-Chip
中文描述: 數(shù)字媒體系統(tǒng)片上
文件頁數(shù): 138/231頁
文件大?。?/td> 1660K
代理商: TMS320DM6446_07
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁當前第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁
www.ti.com
TMS320DM6446
Digital Media System-on-Chip
SPRS283E–DECEMBER 2005–REVISED MARCH 2007
Table 6-35. Switching Characteristics Over Recommended Operating Conditions for Asynchronous
Memory Cycles for EMIFA Module
(1)(2)
(see
Figure 6-21
and
Figure 6-22
)
-594
NO.
PARAMETER
UNIT
MIN
MAX
READS and WRITES
1
t
d(TURNAROUND)
Turn around time
(TA + 1) * E - 2
(TA + 1) * E + 2
ns
READS
(RS + RST + RH +
TA + 4) * E - 0.5
(RS + RST + RH +
TA + 4) * E - 0.5
(RS + RST + RH + TA +
EMIF read cycle time (EW = 0)
ns
4) * E + 0.5
3
t
c(EMRCYCLE)
EMIF read cycle time (EW = 1)
4184 * E + 0.5
ns
Output setup time, EM_CS[5:2] low to EM_OE low (SS
= 0)
Output setup time, EM_CS[5:2] low to EM_OE low (SS
= 1)
Output hold time, EM_OE high to EM_CS[5:2] high
(SS = 0)
Output hold time, EM_OE high to EM_CS[5:2] high
(SS = 1)
Output setup time, EM_BA[1:0] valid to EM_OE low
Output hold time, EM_OE high to EM_BA[1:0] invalid
Output setup time, EM_A[21:0] valid to EM_OE low
Output hold time, EM_OE high to EM_A[21:0] invalid
EM_OE active low width (EW = 0)
EM_OE active low width (EW = 1)
Delay time from EM_WAIT deasserted to EM_OE high
(RS + 1) * E - 1
(RS + 1) * E + 1.2
ns
4
t
su(EMCSL-EMOEL)
-1
ns
(RH + 1) * E - 1.3
(RH + 1) * E + 1.4
ns
5
t
h(EMOEH-EMCSH)
-1.4
ns
6
7
8
9
t
su(EMBAV-EMOEL)
t
h(EMOEH-EMBAIV)
t
su(EMAV-EMOEL)
t
h(EMOEH-EMAIV)
(RS + 1) * E - 1.8
(RH + 1) * E - 2.1
(RS + 1) * E - 1.9
(RH + 1) * E - 2.4
(RST + 1) * E - 2
(RST + 1) * E - 2
(RS + 1) * E + 1.3
(RH + 1) * E + 1.1
(RS + 1) * E + 1.5
(RH + 1) * E + 1.2
(RST + 1) * E + 2
(RST + 4097) * E + 2
ns
ns
ns
ns
ns
ns
ns
10
t
w(EMOEL)
11
t
d(EMWAITH-EMOEH)
4E + 10.4
WRITES
(WS + WST + WH
+ TA + 4) * E - 0.5
(WS + WST + WH
+ TA + 4) * E -0.5
(WS + WST + WH + TA
+ 4) * E + 0.5
EMIF write cycle time (EW = 0)
ns
15
t
c(EMWCYCLE)
EMIF write cycle time (EW = 1)
4184 * E + 0.5
ns
Output setup time, EM_CS[5:2] low to EM_WE low
(SS = 0)
Output setup time, EM_CS[5:2] low to EM_WE low
(SS = 1)
Output hold time, EM_WE high to EM_CS[5:2] high
(SS = 0)
Output hold time, EM_WE high to EM_CS[5:2] high
(SS = 1)
Output setup time, EM_R/W valid to EM_WE low
Output hold time, EM_WE high to EM_R/W invalid
Output setup time, EM_BA[1:0] valid to EM_WE low
Output hold time, EM_WE high to EM_BA[1:0] invalid
Output setup time, EM_A[21:0] valid to EM_WE low
Output hold time, EM_WE high to EM_A[21:0] invalid
EM_WE active low width (EW = 0)
EM_WE active low width (EW = 1)
Delay time from EM_WAIT deasserted to EM_WE high
(WS + 1) * E - 0.9
(WS + 1) * E + 1.4
ns
16
t
su(EMCSL-EMWEL)
-1
ns
(WH + 1) * E - 1.4
(WH + 1) * E + 1.1
ns
17
t
h(EMWEH-EMCSH)
-1.4
ns
18
19
20
21
22
23
t
su(EMRNW-EMWEL)
t
h(EMWEH-EMRNW)
t
su(EMBAV-EMWEL)
t
h(EMWEH-EMBAIV)
t
su(EMAV-EMWEL)
t
h(EMWEH-EMAIV)
(WS + 1) * E - 0.7
(WH + 1) * E - 0.9
(WS + 1) * E - 1.7
(WH + 1) * E - 2.2
(WS + 1) * E - 1.8
(WH + 1) * E - 2.5
(WST + 1) * E - 2
(WST + 1) * E - 2
(WS + 1) * E + 0.9
(WH + 1) * E + 0.9
(WS + 1) * E + 1.5
(WH + 1) * E + 0.9
(WS + 1) * E + 1.7
(WH + 1) * E + 1
(WST + 1) * E + 2
(WST + 4097) * E + 2
ns
ns
ns
ns
ns
ns
ns
24
t
w(EMWEL)
25
t
d(EMWAITH-EMWEH)
4E + 10.4
ns
(1)
RS = Read setup, RST = Read STrobe, RH = Read Hold, WS = Write Setup, WST = Write STrobe, WH = Write Hold, TA = Turn
Around, EW = Extend Wait mode, SS = Select Strobe mode. These parameters are programmed via the Asynchronous Bank and
Asynchronous Wait Cycle Configuration Registers and support the following range of values: TA[3:0], RS[15:0], RST[63:0], RH[7:0],
WS[15:0], WST[63:0], WH[7:0], and EW[255:0]. For more information, see the
TMS320DM644x DMSoC Asynchronous External Memory
Interface (EMIF) User's Guide
(literature number
SPRUE20
).
E = SYSCLK5 period in ns for EMIFA. For example, when running the DSP CPU at 594 MHz, use E = 10.1 ns.
(2)
Peripheral and Electrical Specifications
138
Submit Documentation Feedback
相關(guān)PDF資料
PDF描述
TMS320F2801X Digital Signal Processors
TMS320F2809_07 Digital Signal Processors
TMS320F28335_1 Variable Capacitance Diode for TV Tuner VHF Tuning; Ratings VR (V): 32; Characteristics n: 12.0 min; Characteristics rs (ohm) max: 0.85; Characteristics C (pF) max: C2 = 32.2 to 37.5 C25 = 2.57 to 3.0; Characteristics CVR/CVR: 2/25; Cl: 2.777; Package: UFP
TMS4024 9 X 64 DIGITAL STORAGE BUFFER (FIFO)
TMS4024JC 9 X 64 DIGITAL STORAGE BUFFER (FIFO)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMS320DM6446AZWT 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC DaVinci Dig Media SOC RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320DM6446AZWTA 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC DaVinci Dig Media SOC RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320DM6446BZWT 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC DaVinci Dig Media Sys-on-Chip RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320DM6446BZWT8 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC DaVinci Dig Media SOC RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320DM6446BZWTA 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC DaVinci Dig Media Sys-on-Chip RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT