參數(shù)資料
型號: UPD75236
廠商: NEC Corp.
英文描述: 4-BIT SINGLE-CHIP MICROCOMPUTER
中文描述: 4位單片機(jī)
文件頁數(shù): 87/190頁
文件大?。?/td> 1220K
代理商: UPD75236
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁當(dāng)前第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
87
μ
PD75236
Clearing Conditions (RELD = 0)
Setting Conditions (RELD = 1)
RELT
CMDT
RELD
Bus release signal (REL) detection
Clearing Conditions (CMDD = 0)
Setting Conditions (CMDD = 1)
CMDD
Command signal (CMD) detection
ACKT
ACKE
1
When set before termination of tr
ansfer
ACK is output in synchronization with the 9th clock of SCK0.
When set after termination of transfer
ACK is output in synchronization with SCK0 just after execution of a set
instruction.
4
Fig. 4-41 Serial Bus Interface Control Register (SBIC) Format (2/3)
Bus Release Trigger Bit (W)
Bus release signal (REL) trigger output control bit. When set (RELT = 1), SO0 latch is set (1) and then the RELT bit
is automatically cleared (0).
Note
Do not clear SB0 (or SB1) during serial transfer. Be sure to do so before transfer start or after transfer
end.
Command Trigger Bit (W)
Command signal (CMD) trigger output control bit. When set (CMDT = 1), SO0 latch is cleared (0) and then the
CMDT bit is automatically cleared (0).
Note
Do not clear SB0 (or SB1) during serial transfer. Be sure to do so before transfer start or after transfer
end.
Bus Release Detect Flag (R)
Transfer start instruction execution
RESET input
CSIE0 = 0 (refer to Fig. 4-40)
SVA and SIO0 mismatch upon address reception.
Command Detect Flag (R)
Transfer start instruction execution
Bus release signal (REL) detection
RESET input
CSIE0 = 0 (refer to Fig. 4-40)
4
Acknowledge Trigger Bit (W)
Setting this bit after termination of transfer outputs ACK in synchronization with the next SCK0. After output of ACK
signal, this bit is automatically cleared (0).
Note
1. Do not set (1) this bit during serial transfer.
2. ACKT cannot be cleared by software.
3. When setting ACKT, set ACKE = 0.
Acknowledge Enable Bit (R/W)
0
Automatic output of acknowledge signal (ACK) is disabled (output by ACKT enabled).
相關(guān)PDF資料
PDF描述
UPD75516 4-BIT, SINGLE-CHIP CMOS MICROCOMPUTER WITH EXTENSIVE I/O AND A/D CONVERTER
UPD75516GF-637-3B9 4-BIT SINGLE-CHIP MICROCOMPUTER
UPD75516GF-076 4-BIT SINGLE-CHIP MICROCOMPUTER
UPD75516GF-079 4-BIT SINGLE-CHIP MICROCOMPUTER
UPD75516GF-102 4-BIT SINGLE-CHIP MICROCOMPUTER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD753012AGC-P33-8BT-A 制造商:Renesas Electronics Corporation 功能描述:
UPD753016AGC-P29-8BT 制造商:Renesas Electronics Corporation 功能描述:
UPD75304GF-407-3B9 制造商:Renesas Electronics Corporation 功能描述:
UPD75306G182 制造商:Panasonic Industrial Company 功能描述:IC
UPD75308F478 制造商:Panasonic Industrial Company 功能描述:IC