2C .................................." />
參數(shù)資料
型號(hào): UPD70F3201YGC-YEU-A
廠商: Renesas Electronics America
文件頁數(shù): 46/235頁
文件大?。?/td> 0K
描述: MCU 32BIT I2C 100TQFP
標(biāo)準(zhǔn)包裝: 200
系列: V850ES/Sx2
核心處理器: V850ES
芯體尺寸: 32-位
速度: 20MHz
連通性: CSI,EBI/EMI,I²C,UART/USART
外圍設(shè)備: DMA,PWM,WDT
輸入/輸出數(shù): 68
程序存儲(chǔ)器容量: 256KB(256K x 8)
程序存儲(chǔ)器類型: 閃存
RAM 容量: 16K x 8
電壓 - 電源 (Vcc/Vdd): 2.2 V ~ 2.7 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 12x10b; D/A 2x8b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 100-TQFP
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁當(dāng)前第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁
User’s Manual U15905EJ2V1UD
12
14.1.1
Switching modes between CSI0 and I
2C ...................................................................................333
14.1.2
Switching modes between CSI1 and UART0 ............................................................................334
14.2 Configuration ......................................................................................................................... 334
14.3 Control Registers................................................................................................................... 336
14.4 Operation................................................................................................................................ 342
14.5 Output Pins ............................................................................................................................ 345
14.6 System Configuration Example ........................................................................................... 346
CHAPTER 15 I
2C BUS .......................................................................................................................... 347
15.1 Features.................................................................................................................................. 347
15.1.1
Switching modes between I
2C and CSI0 ...................................................................................348
15.2 Configuration ......................................................................................................................... 351
15.3 Control Registers................................................................................................................... 353
15.4 I
2C Bus Mode Functions........................................................................................................ 364
15.5 I
2C Bus Definitions and Control Methods ........................................................................... 365
15.6 I
2C Interrupt Request (INTIIC) ............................................................................................... 372
15.7 Interrupt Request (INTIIC) Generation Timing and Wait Control...................................... 390
15.8 Address Match Detection Method ....................................................................................... 391
15.9 Error Detection....................................................................................................................... 391
15.10 Extension Code..................................................................................................................... 391
15.11 Arbitration.............................................................................................................................. 392
15.12 Wakeup Function .................................................................................................................. 394
15.13 Communication Reservation ............................................................................................... 395
15.14 Cautions................................................................................................................................. 398
15.15 Communication Operations................................................................................................. 399
15.16 Timing of Data Communication........................................................................................... 401
CHAPTER 16 DMA FUNCTIONS (DMA CONTROLLER) ................................................................. 408
16.1 Features.................................................................................................................................. 408
16.2 Configuration ......................................................................................................................... 409
16.3 Control Registers................................................................................................................... 410
16.3.1
DMA source address registers 0 to 3 (DSA0 to DSA3) .............................................................410
16.3.2
DMA destination address registers 0 to 3 (DDA0 to DDA3) ...................................................... 411
16.3.3
DMA byte count registers 0 to 3 (DBC0 to DBC3) .....................................................................412
16.3.4
DMA addressing control registers 0 to 3 (DADC0 to DADC3) ...................................................413
16.3.5
DMA channel control registers 0 to 3 (DCHC0 to DCHC3)........................................................414
16.3.6
DMA trigger factor registers 0 to 3 (DTFR0 to DTFR3) .............................................................415
16.4 DMA Bus States ..................................................................................................................... 417
16.4.1
Types of bus states ...................................................................................................................417
16.4.2
DMAC bus cycle state transition................................................................................................418
16.5 Transfer Mode ........................................................................................................................ 419
16.5.1
Single transfer mode .................................................................................................................419
16.6 Transfer Types ....................................................................................................................... 419
16.6.1
Two-cycle transfer .....................................................................................................................419
相關(guān)PDF資料
PDF描述
UPD70F3452GC-UBT-A MCU 32BIT 256KB FLASH 80LQFP
UPD70F3714GC-8BS-A MCU 32BIT V850ES/LX2 64-LQFP
UPD70F3757GJ-GAE-AX MCU 32BIT V850ES/HX3 144-LQFP
UPD720101GJ-UEN-A HOST CTLR USB 2.0 144-LQFP
UPD720102F1-CA7-A IC HOST CTLR USB2.0 3-PORT BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD70F3204 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6-A 制造商:Renesas Electronics Corporation 功能描述:
UPD70F3204Y 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204YF1-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS