參數(shù)資料
型號: SN74ALVTH16601DGG
廠商: Texas Instruments, Inc.
元件分類: 通用總線功能
英文描述: 2.5-V/3.3-V 18-BIT UNIVERSAL BUS TRANSCEIVER WITH 3-STATE OUTPUTS
中文描述: 2.5-V/3.3-V 18位通用總線收發(fā)器和三態(tài)輸出
文件頁數(shù): 8/12頁
文件大?。?/td> 196K
代理商: SN74ALVTH16601DGG
SN54ALVTH16601, SN74ALVTH16601
2.5-V/3.3-V 18-BIT UNIVERSAL BUS TRANSCEIVER
WITH 3-STATE OUTPUTS
SCES143A – SEPTEMBER 1998 – REVISED JULY 1999
8
POST OFFICE BOX 655303
DALLAS, TEXAS 75265
timing requirements over recommended operating free-air temperature range, V
CC
= 2.5 V
±
0.2 V
(unless otherwise noted) (see Figure 1)
SN54ALVTH16601
MIN
SN74ALVTH16601
MIN
UNIT
MAX
MAX
fclock
Clock frequency
150
150
MHz
tw
Pulse duration
LE high
1.8
1.8
ns
CLK high or low
2.3
2.3
A or B before CLK
Data high
4
4
Data low
5.2
5.2
tsu
Setup time
A or B before LE
CLK high
0.7
0.7
ns
CLK low
0.9
0.9
CLKEN before CLK
Data high
1.7
1.7
Data low
2.3
2.3
A or B after CLK
Data high
0.5
0.5
Data low
0.5
0.5
th
Hold time
A or B after LE
CLK high
2.3
2.3
ns
CLK low
2.4
2.4
CLKEN after CLK
Data high
Data low
0.5
0.5
0.5
0.5
timing requirements over recommended operating free-air temperature range, V
CC
= 3.3 V
±
0.3 V
(unless otherwise noted) (see Figure 2)
SN54ALVTH16601
MIN
SN74ALVTH16601
MIN
UNIT
MAX
MAX
fclock
Clock frequency
150
150
MHz
tw
Pulse duration
LE high
1.8
1.8
ns
CLK high or low
2.3
2.3
A or B before CLK
Data high
2.4
2.4
Data low
3.8
3.8
tsu
Setup time
A or B before LE
CLK high
1
1
ns
CLK low
0.6
0.6
CLKEN before CLK
Data high
1.4
1.4
Data low
1.9
1.9
A or B after CLK
Data high
0.5
0.5
Data low
0.5
0.5
th
Hold time
A or B after LE
CLK high
2
2
ns
CLK low
2.3
2.3
CLKEN after CLK
Data high
Data low
0.6
0.5
0.6
0.5
PRODUCT PREVIEW information concerns products in the formative or
design phase of development. Characteristic data and other
specifications are design goals. Texas Instruments reserves the right to
change or discontinue these products without notice.
相關(guān)PDF資料
PDF描述
SN74ALVTH16601DGV 2.5-V/3.3-V 18-BIT UNIVERSAL BUS TRANSCEIVER WITH 3-STATE OUTPUTS
SN54ALVTH16646 2.5-V/3.3-V 16-Bit Bus Transceivers With 3-State Outputs( 2.5V/3.3V 16位總線收發(fā)器(三態(tài)輸出))
SN74ALVTH16646 2.5-V/3.3-V 16-Bit Bus Transceivers With 3-State Outputs( 2.5V/3.3V16位總線收發(fā)器(三態(tài)輸出))
SN54ALVTH16821WD 2.5-V/3.3-V 20-BIT BUS-INTERFACE FLIP-FLOPS WITH 3-STATE OUTPUTS
SN74ALVTH16821DGG 2.5-V/3.3-V 20-BIT BUS-INTERFACE FLIP-FLOPS WITH 3-STATE OUTPUTS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SN74ALVTH16601DL 功能描述:通用總線函數(shù) 2.5/3.3V 18-Bit Univ Bus Trncvr W/3St Otp RoHS:否 制造商:Texas Instruments 邏輯類型:CMOS 邏輯系列:74VMEH 電路數(shù)量:1 開啟電阻(最大值): 傳播延遲時間:10.1 ns 電源電壓-最大:3.45 V 電源電壓-最小:3.15 V 最大工作溫度:+ 85 C 最小工作溫度:0 C 封裝 / 箱體:TSSOP-48 封裝:Reel
SN74ALVTH16601DLR 功能描述:通用總線函數(shù) 2.5/3.3V 18bit Univ RoHS:否 制造商:Texas Instruments 邏輯類型:CMOS 邏輯系列:74VMEH 電路數(shù)量:1 開啟電阻(最大值): 傳播延遲時間:10.1 ns 電源電壓-最大:3.45 V 電源電壓-最小:3.15 V 最大工作溫度:+ 85 C 最小工作溫度:0 C 封裝 / 箱體:TSSOP-48 封裝:Reel
SN74ALVTH16601GR 功能描述:通用總線函數(shù) 2.5/3.3V 18bit Univ RoHS:否 制造商:Texas Instruments 邏輯類型:CMOS 邏輯系列:74VMEH 電路數(shù)量:1 開啟電阻(最大值): 傳播延遲時間:10.1 ns 電源電壓-最大:3.45 V 電源電壓-最小:3.15 V 最大工作溫度:+ 85 C 最小工作溫度:0 C 封裝 / 箱體:TSSOP-48 封裝:Reel
SN74ALVTH16601VR 功能描述:通用總線函數(shù) 2.5/3.3V 18bit Univ RoHS:否 制造商:Texas Instruments 邏輯類型:CMOS 邏輯系列:74VMEH 電路數(shù)量:1 開啟電阻(最大值): 傳播延遲時間:10.1 ns 電源電壓-最大:3.45 V 電源電壓-最小:3.15 V 最大工作溫度:+ 85 C 最小工作溫度:0 C 封裝 / 箱體:TSSOP-48 封裝:Reel
SN74ALVTH16821DL 功能描述:觸發(fā)器 2.5/3.3V 20bit Univ RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel