參數資料
型號: S71PL032J04-0K
廠商: Spansion Inc.
英文描述: STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
中文描述: 堆疊式多芯片產品,閃存和RAM
文件頁數: 116/196頁
文件大?。?/td> 5729K
代理商: S71PL032J04-0K
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁當前第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁
116
pSRAM Type 4
pSRAM_Type04_18A0 August 30, 2004
A d v a n c e I n f o r m a t i o n
pSRAM Type 4
4 Mbit (256K x 16)
Features
Wide voltage range: 2.7V to 3.3V
Typical active current: 3 mA @ f = 1 MHz
Low standby power
Automatic power-down when deselected
Functional Description
The Type 4 pSRAM is a high-performance CMOS pseudo static RAM (pSRAM) or-
ganized as 256K words by 16 bits that supports an asynchronous memory
interface. This device features advanced circuit design to provide ultra-low active
current. The device can be put into standby mode reducing power consumption
dramatically when deselected (CE1# Low, CE2 High or both BHE# and BLE# are
High). The input/output pins (I/O0 through I/O15) are placed in a high-imped-
ance state when: deselected (CE1# High, CE2 Low, OE# is deasserted High), or
during a write operation (Chip Enabled and Write Enable WE# Low). Reading from
the device is accomplished by asserting the Chip Enables (CE1# Low and CE2
High) and Output Enable (OE#) Low while forcing the Write Enable (WE#) High.
If Byte Low Enable (BLE#) is Low, then data from the memory location specified
by the address pins will appear on I/O0 to I/O7. If Byte High Enable (BHE#) is
Low, then data from memory will appear on I/O8 to I/O15. See
Table 37
for a
complete description of read and write modes.
Product Portfolio
Notes:
1. Typical values are included for reference only and are not guaranteed or tested. Typical values are measured at V
CC
= V
CC
(typ) and T
A
= 25°C.
V
CC
Range (V)
Speed
(ns)
Power Dissipation
Operating, I
CC
(mA)
Standby (I
SB2
) (μA)
f = 1 MHz
f = f
max
Min
Typ
Max
Typ. (note 1)
Max
Typ. (note 1)
Max
Typ. (note 1)
Max
2.7V
3.0V
3.3V
70 ns
3
5
TBD
25 mA
15
40
相關PDF資料
PDF描述
S71PL032J08 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J08-0B STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J40 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J40-07 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J40-0K STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
相關代理商/技術參數
參數描述
S71PL032J04BAW0Z0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW0Z2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW0Z3 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW9Z0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW9Z2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs