參數(shù)資料
型號(hào): PSD835F1V-12M
廠商: 意法半導(dǎo)體
英文描述: Configurable Memory System on a Chip for 8-Bit Microcontrollers
中文描述: 在8片位微控制器可配置存儲(chǔ)系統(tǒng)
文件頁(yè)數(shù): 88/110頁(yè)
文件大?。?/td> 570K
代理商: PSD835F1V-12M
-70
-90
Slew
PT
TURBO
Rate
Symbol
Parameter
Conditions
Min
Max
Min
Max
Aloc
OFF
(Note 1)
Unit
Maximum Frequency
External Feedback
1/(tS +t CO)
34.4
30.30
MHz
Maximum Frequency
fMAX
Internal Feedback
1/(tS +t CO–10)
52.6
43.48
MHz
(fCNT)
Maximum Frequency
Pipelined Data
1/(tCH +t CL)
83.3
50.00
MHz
tS
Input Setup Time
14
15
Add 2 Add 12
ns
tH
Input Hold Time
0
ns
tCH
Clock High Time
Clock Input
6
10
ns
tCL
Clock Low Time
Clock Input
6
10
ns
tCO
Clock to Output Delay
Clock Input
15
18
Sub 2
ns
tARD
GPLD Array Delay
Any Micro
Cell
11
16
Add 2
ns
tMIN
Minimum Clock Period
tCH +t CL (Note 2)
12
20
ns
GPLD Micro
Cell Synchronous Clock Mode Timing (5 V ± 10% Versions)
NOTES: 1.
Fast Slew Rate output available on Port C and F.
2.
CLKIN tCLCL = tCH + tCL.
-70
-90
Slew
PT
TURBO
Rate
Symbol
Parameter
Conditions
Min
Max
Min
Max
Aloc
OFF
(Note 1)
Unit
tPD
GPLD Input Pin/Feedback to
20
25
Add 2 Add 12 Sub 2
ns
GPLD Combinatorial Output
tEA
GPLD Input to GPLD
Output Enable
21
26
Add 12 Sub 2
ns
tER
GPLD Input to GPLD
Output Disable
21
26
Add 12 Sub 2
ns
tARP
GPLD Register Clear or
Preset Delay
21
26
Add 12 Sub 2
ns
tARPW
GPLD Register Clear or
10
20
Add 12
ns
Preset Pulse Width
tARD
GPLD Array Delay
Any
11
16
Add 2
ns
Micro
Cell
GPLD Combinatorial Timing (5 V ± 10%)
NOTE: 1. Fast Slew Rate output available on Port C and F.
PSD835G2 AC/DC Parameters – GPLD Timing Parameters
(5 V ± 10% Versions)
PSD8XX Family
PSD835G2
78
相關(guān)PDF資料
PDF描述
PSD835F2V-12B81I Configurable Memory System on a Chip for 8-Bit Microcontrollers
PSD913F1V-12B81 Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD913F1V-12B81I Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD913F1V-12J Flash In-System Programmable ISP Peripherals For 8-bit MCUs
PSD913F1V-12JI Flash In-System Programmable ISP Peripherals For 8-bit MCUs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSD835G2-70U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 70ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2-90UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 5.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2V-12UI 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 120ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray
PSD835G2V-90U 功能描述:靜態(tài)隨機(jī)存取存儲(chǔ)器 3.0V 4M 90ns RoHS:否 制造商:Cypress Semiconductor 存儲(chǔ)容量:16 Mbit 組織:1 M x 16 訪問(wèn)時(shí)間:55 ns 電源電壓-最大:3.6 V 電源電壓-最小:2.2 V 最大工作電流:22 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:TSOP-48 封裝:Tray