參數(shù)資料
型號(hào): MB91F364GPMT
元件分類: 微控制器/微處理器
英文描述: 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP120
封裝: PLASTIC, LQFP-120
文件頁(yè)數(shù): 8/239頁(yè)
文件大?。?/td> 3093K
代理商: MB91F364GPMT
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)當(dāng)前第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)
MB91360G Series
105
(Continued)
*1 : The ICRs are located in the interrupt controller and set the interrupt level for each interrupt request. An ICR is
provided for each interrupt request.
*2 : The vector address for each EIT (exception, interrupt or trap) is calculated by adding the listed offset to the
table base register value (TBR) . The TBR specifies the top of the EIT vector table. The addresses listed in the
table are for the default TBR value (0x000FFC00H) . The TBR is initialized to this value by a reset.After execution
of the internal boot ROM TBR is set to 0x00FFC00H.
*3 : Used by REALOS
*4 : System reserved
*5 : Only available on MB91FV360GA
*6 : USART5/6 in MB91F364G, UART1/2 in all other devices.
*7 : DMA to/from the USARTs in MB91F364G is not implemented.
Remarks:
The 1-Kbyte area from the address specified in TBR is the EIT vector area.
Each vector consists of four bytes. The following formula shows the relationship between the vector number and
vector address.
vctadr = TBR + vctofs
= TBR + (3FCH - 4
× vct)
vctadr : Vector address, vctofs : Vector offset,
vct : Vector number
Interrupt
Interrupt number
Interrupt level *1
Interrupt vector *2
RN
Decimal
Hexa-
decimal
Setting
Register
address
Offset
Default Vector
address
Delayed interrupt
activation bit
63
3F
ICR47
0x46FH
0x300H
0x000FFF00H
System reserved *3
64
40
0x2FCH
0x000FFEFCH
System reserved *3
65
41
0x2F8H
0x000FFEF8H
Security vector
66
42
0x2F4H
0x000FFEF4H
System reserved
67
43
(ICR51)
0x473H
0x2F0H
0x000FFEF0H
System reserved
68
44
(ICR52)
0x474H
0x2ECH
0x000FFEECH
System reserved
69
45
(ICR53)
0x475H
0x2E8H
0x000FFEE8H
System reserved
70
46
(ICR54)
0x476H
0x2E4H
0x000FFEE4H
System reserved
71
47
(ICR55)
0x477H
0x2E0H
0x000FFEE0H
System reserved
72
48
(ICR56)
0x478H
0x2DCH
0x000FFEDCH
System reserved
73
49
(ICR57)
0x479H
0x2D8H
0x000FFED8H
System reserved
74
4A
(ICR58)
0x47AH
0x2D4H
0x000FFED4H
System reserved
75
4B
(ICR59)
0x47BH
0x2D0H
0x000FFED0H
System reserved
76
4C
(ICR60)
0x47CH
0x2CCH
0x000FFECCH
System reserved
77
4D
(ICR61)
0x47DH
0x2C8H
0x000FFEC8H
System reserved
78
4E
(ICR62)
0x47EH
0x2C4H
0x000FFEC4H
System reserved
79
4F
(ICR63)
0x47FH
0x2C0H
0x000FFEC0H
Used by the INT
instruction.
80
to
255
50
to
FF
0x2BCH
to
0x000H
0x000FFEBCH
to
0x000FFC00H
相關(guān)PDF資料
PDF描述
MB91F365GBPMT 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP120
MB91F467DBPVSR-GSE2 32-BIT, FLASH, 100 MHz, RISC MICROCONTROLLER, PQFP208
MB91F467DAPVSR-GSE2 32-BIT, FLASH, 100 MHz, RISC MICROCONTROLLER, PQFP208
MB91F467PAPMC-GSE2 RISC MICROCONTROLLER, PQFP176
MB91F469GBPB-GS 32-BIT, FLASH, 88 MHz, RISC MICROCONTROLLER, PBGA320
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB91F365GBPMCR-GE1 制造商:FUJITSU 功能描述:
MB91F365GBPMCR-GSE1 制造商:FUJITSU 功能描述:
MB91F365GBPMT 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F366GB 制造商:FUJITSU 制造商全稱:Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F366GBPMC3-G 功能描述:MCU 32-BIT FR50 RISC 512KB FLASH RoHS:否 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:FR MB91360G 標(biāo)準(zhǔn)包裝:38 系列:Encore!® XP® 核心處理器:eZ8 芯體尺寸:8-位 速度:5MHz 連通性:IrDA,UART/USART 外圍設(shè)備:欠壓檢測(cè)/復(fù)位,LED,POR,PWM,WDT 輸入/輸出數(shù):16 程序存儲(chǔ)器容量:4KB(4K x 8) 程序存儲(chǔ)器類型:閃存 EEPROM 大小:- RAM 容量:1K x 8 電壓 - 電源 (Vcc/Vdd):2.7 V ~ 3.6 V 數(shù)據(jù)轉(zhuǎn)換器:- 振蕩器型:內(nèi)部 工作溫度:-40°C ~ 105°C 封裝/外殼:20-SOIC(0.295",7.50mm 寬) 包裝:管件 其它名稱:269-4116Z8F0413SH005EG-ND