tPDPRWH R/W Hold time after Clock Time — -0.0" />
參數(shù)資料
型號: LC51024VG-12F676I
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 37/99頁
文件大小: 0K
描述: IC XPLD 1024MC 12NS 676FPBGA
標(biāo)準(zhǔn)包裝: 27
系列: ispMACH™ 5000VG
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 12.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 32
宏單元數(shù): 1024
輸入/輸出數(shù): 384
工作溫度: -40°C ~ 105°C
安裝類型: 表面貼裝
封裝/外殼: 676-BBGA
供應(yīng)商設(shè)備封裝: 676-FPBGA(31x31)
包裝: 托盤
Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
38
tPDPRWH
R/W Hold time after
Clock Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tPDPDATAS
Data Setup before
Clock Time
-0.27
-0.27
-0.22
-0.22
-0.21
ns
tPDPDATAH
Data Hold time after
Clock Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tPDPRCLKO
Read Clock to
Output Delay
5.08
5.02
5.66
5.45
8.54
ns
tPDPCLKSKEW
Opposite Clock
Cycle Delay
1.40
1.40
1.76
1.76
1.83
ns
tPDPRSTO
Reset to RAM
Output Delay
3.30
3.30
4.13
4.13
4.29
ns
tPDPRSTR
Reset Recovery
Time
1.20
1.20
1.50
1.50
1.56
ns
tPDPRSTPW
Reset Pulse Width
0.14
0.14
0.18
0.18
0.19
ns
Dual Port RAM
tDPMSAS
Memory Select A
Setup Before R/W A
Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPMSAH
Memory Select
Hold time after R/W
A Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPCEAS
Clock Enable A
Setup before Clock
A Time
3.72
3.72
3.72
3.72
4.84
ns
tDPCEAH
Clock Enable A
Hold time after
Clock A Time
-2.95
-2.95
-2.95
-2.95
-2.27
ns
tDPADDAS
Address A Setup
before Clock A Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPADDAH
Address A Hold
time after Clock A
Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPRWAS
R/W A Setup before
Clock A Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPRWAH
R/W A Hold time
after Clock A Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPDATAAS
Write Data A Setup
before Clock A Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPDATAAH
Write Data A Hold
time after Clock A
Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPMSBS
Memory Select B
Setup Before R/W B
Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPMSBH
Memory Select
Hold time after R/W
B Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
ispXPLD 5000MX Family Internal Switching Characteristics (Continued)
Over Recommended Operating Conditions
Parameter
Description
Base
Parameter
-4
-45
-5
-52
-75
Units
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
SELECT
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
VI-24K-CY-F2 CONVERTER MOD DC/DC 40V 50W
VI-2TT-CY-F1 CONVERTER MOD DC/DC 6.5V 50W
TAJS334K035RNJ CAP TANT 0.33UF 35V 10% 1206
VI-2T0-CY-F3 CONVERTER MOD DC/DC 5V 50W
NCP1031DR2 IC CTRLR PWM OTP OVD HV 8SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LC51024VG-5F484C 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC51024VG-5F676C 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC51024VG75F484C 制造商:Lattice Semiconductor Corporation 功能描述:
LC51024VG-75F484C 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC51024VG-75F484I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100