1-TO-8 LVPECL-
參數(shù)資料
型號: ICS87159AGLFT
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 2/17頁
文件大?。?/td> 0K
描述: IC CLOCK GEN 1-8 LVCMOS 56-TSSOP
標(biāo)準(zhǔn)包裝: 1,000
系列: HiPerClockS™
類型: 時(shí)鐘發(fā)生器
PLL:
輸入: HCSL,LVDS,LVHSTL,LVPECL,SSTL
輸出: HCSL,LVCMOS,LVTTL
電路數(shù): 1
比率 - 輸入:輸出: 1:9
差分 - 輸入:輸出: 是/是
頻率 - 最大: 600MHz
除法器/乘法器: 是/是
電源電壓: 3.135 V ~ 3.465 V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 56-TFSOP(0.240",6.10mm 寬)
供應(yīng)商設(shè)備封裝: 56-TSSOP
包裝: 帶卷 (TR)
其它名稱: 87159AGLFT
87159AG
www.idt.com
REV. B JULY 25, 2010
10
ICS87159
1-TO-8 LVPECL-TO-HCSL
÷1, ÷2, ÷4 CLOCK GENERATOR
C1
10uf
C10
0.1uF
R8
28
(U1-34) (U1-40)
(U1-4)
Zo = 50
VDD
C7
0.1uF
Zo = 50
(U1-27)
C2
0.1uF
R3
33
VDD
(U1-2)
C5
0.1uF
(U1-46)
Zo = 50
nPCLK
Parallel Termination
(U1-5)
C3
0.01uF
PCLK
C6
0.1uF
C8
0.1uF
Receiver
PCI Express Termination
C4
0.1uF
Receiver
(U1-16)
R4
50
R6
33
Zo = 50
VDD
C13
0.1uF
Zo = 50
C2
0.1uF
Zo = 50
PCI Express Termination
should be as close the
device as possible
IREF
475
C11
0.1uF
(U1-15)
HCSL
+
-
C9
0.1uF
R18
50
(U1-21)
Optional Series Termination
R5
50
HCSL
+
-
(U1-9)
VDD
C1
0.1uF
U1
87159
1
2
3
4
5
6
7
8
9
10
43
44
33
35
36
40
39
37
11
12
13
14
15
16
17
18
19
20
21
22
23
24
34
38
41
42
50
49
48
47
46
45
54
53
52
51
55
56
25
26
27
28
32
31
30
29
GND_H
VDD_H
GND
VDD
VDD_R
PCLK
nPCLK
GND_R
VDD_M
MREF
GND_H
HOST_N4
IREF
HOST_N7
HOST_P7
VDD_H
HOST_P6
GND_H
nMREF
GND_M
VDD
GND
VDD_L
VDD
GND_L
SEL_T
MULT_0
MULT_1
VDD_L
GND_L
SEL_A
SEL_B
VDD_H
HOST_N6
HOST_N5
HOST_P5
HOST_N2
GND_H
HOST_P3
HOST_N3
VDD_H
HOST_P4
VDD
GND_H
VDD_H
HOST_P2
HOST_N1
HOST_P1
SEL_U
PWR_DWN#
VDD_H
GND_H
GND_I
VDD_I
HOST_P8
HOST_N8
(U1-52)
R1
100
(U1-31)
Optional Termination
C3
0.1uF
C14
0.1uF
R2
100
R17
50
(U1-52)
C15
0.1uF
C4
0.001uF
(U1-13)
C12
0.1uF
SCHEMATIC EXAMPLE
Figure 3 shows an example of the ICS87159 LVPECL to
HCSL Clock Generator schematic.
In this example, the ICS87159 is configured as follows:
PWR_DWN# = 1
Mult_[1:0] = 10, Rref = 475
Ω, IREF = 2.32mA, I
OH = 6*IREF
SEL_[A,B,U] = 000, MREF = PECL
÷ 4, all HOST outputs = PECL ÷ 2
SEL_T = 0, Output Enable
FIGURE 3. ICS87159 SCHEMATIC LAYOUT
相關(guān)PDF資料
PDF描述
ICS8731CY-01LF IC CLOCK ULT/ZD BUFFER 48-LQFP
ICS8732AY-01LF IC CLK GEN LV 3.3V LVPECL 52LQFP
ICS87332AMI-01LFT IC CLK GEN ECL/LVPECL 8-SOIC
ICS87354AMILF IC CLK GEN 3.3V LVPECL 8-SOIC
ICS873995AYLF IC ZD/MULT/DIVIDER 48-LQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS871S1022EKLF 制造商:Integrated Device Technology Inc 功能描述:IC FEMTOCLOCK LVPE 32VFQFN
ICS871S1022EKLFT 制造商:Integrated Device Technology Inc 功能描述:IC FEMTOCLOCK LVPE 32VFQFN
ICS8725AM-21LF 功能描述:IC CLOCK GEN ZD HSTL 20-SOIC RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:時(shí)鐘/頻率合成器 PLL:無 輸入:CML,PECL 輸出:CML 電路數(shù):1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/是 頻率 - 最大:10.7GHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR) 其它名稱:SY58052UMGTRSY58052UMGTR-ND
ICS8725AM-21LFT 功能描述:IC CLOCK GEN ZD HSTL 20-SOIC RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時(shí)鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS8725AY-01LF 功能描述:IC CLK GEN ZD 2:5 HSTL 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG