參數(shù)資料
型號(hào): ICS1526GLFTR
英文描述: Video Clock Synthesizer
中文描述: 視頻時(shí)鐘合成器
文件頁(yè)數(shù): 5/11頁(yè)
文件大?。?/td> 611K
代理商: ICS1526GLFTR
MDS1526 I
5
Revision 020304
Integrated Circuit Systems, 525 Race Street, San Jose, CA 95126, tel (408) 297-1201
www.icst.com
Section 3
Register map summary
ICS1526 Preliminary Data Sheet
Section 3
Register map summary
Word
Address
Name
Access
Bit Name
Bit #
Reset
Value
Description
00h
Input
Control
R / W
CPen
0
1
Charge Pump Enable
0=External Enable via VSYNC, 1=Always Enabled
VSYNC_Pol
1
0
VSYNC Polarity (Charge Pump Enable)
Requires 00h:0=0
0=Coast (charge pump disabled) while VSYNC low,
1=Coast (charge pump disabled) while VSYNC high
HSYNC_Pol
2
0
HSYNC Polarity
0=Rising Edge, 1=Falling Edge
Reserved
3
0
Reserved
Reserved
4
0
Part requires a 0 for correct operation
Reserved
5
0
Reserved
EnPLS
6
1
Enable PLL Lock Output
0=Disable, 1=Enable
Reserved
7
0
Reserved
01h
Loop
Control
*
R / W
ICP0-2
0-2
ICP (Charge Pump Current)
Bit 2,1,0 = {000 =1
μ
A, 001 = 2
μ
A, 010 = 4
μ
A... 110 = 64
μ
A, 111 =
128
μ
A}
Reserved
3
Reserved
VCOD0-1
4-5
VCO Divider
Bit 5,4 = {00 = ÷2, 01=÷4, 10=÷8, 11=÷16}
Reserved
6-7
Reserved
02h
FdBk Div
0
*
R / W
FBD0-7
0-7
Feedback Divider LSBs (bits 0-7)
03h
FdBk Div
1
*
R / W
FBD8-11
0-3
Feedback Divider MSBs (bits 8-11)
Divider setting = 12-bit word + 8
Minimum 12 = 000000000100
Maximum 4103 =111111111111
Reserved
4-7
Reserved
04h
Reserved
Reserved
0-7
0
Reserved
05h
Schmitt-
trigger
*
R / W
Schmitt
control
0
1
Schmitt-trigger control
0=Schmitt-trigger, 1=No Schmitt-trigger
Metal_Rev
1-7
0
Metal Mask Revision Number
06h
Output
Enables
R / W
Reserved
0
0
Reserved
OE
1
0
Output Enable for CLK, HSYNC_out, VSYNC_out
0=High Impedance (disabled), 1=Enabled
Reserved
2-7
0
Reserved
相關(guān)PDF資料
PDF描述
ICS1531 Triple 8-bit MSPS A/D Converters with Line-Locked Clock Generator
ICS1560M-001 Video/Graphics Clock Generator
ICS1560M-003 Video/Graphics Clock Generator
ICS1560N-001 Video/Graphics Clock Generator
ICS1560N-003 Video/Graphics Clock Generator
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS1526GT 功能描述:IC VIDEO CLK SYNTHESIZER 16TSSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無(wú)/無(wú) 頻率 - 最大:133.3MHz 除法器/乘法器:是/無(wú) 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS1527 制造商:ICS 制造商全稱:ICS 功能描述:Video Clock Synthesizer
ICS1527G-110 功能描述:IC VIDEO CLK SYNTHESIZER 16TSSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無(wú)/無(wú) 頻率 - 最大:133.3MHz 除法器/乘法器:是/無(wú) 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS1527G-110LF 功能描述:IC VIDEO CLK SYNTHESIZER 16TSSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時(shí)鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS1527G-110LFT 功能描述:IC VIDEO CLK SYNTHESIZER 16TSSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時(shí)鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT