參數(shù)資料
型號: EP20K1000EFC1020-1ES
元件分類: 數(shù)字電位計
英文描述: Quad Digitally Controlled Potentiometers (XDCP™); Temperature Range: -40°C to 85°C; Package: 14-TSSOP
中文描述: FPGA的
文件頁數(shù): 64/114頁
文件大?。?/td> 1623K
代理商: EP20K1000EFC1020-1ES
Altera Corporation
53
APEX 20K Programmable Logic Device Family Data Sheet
Tables 17 and 18 summarize the ClockLock and ClockBoost parameters
for APEX 20KE devices.
Table 17. APEX 20KE ClockLock & ClockBoost Parameters
Symbol
Parameter
Condition
Min
Typ
Max
Unit
tR
Input rise time
5ns
tF
Input fall time
5ns
tINDUTY
Input duty cycle
40
60
%
tINJITTER
Input jitter peak-to-peak
2
% of input
period
peak-to-
peak
tOUTJITTER Jitter on ClockLock or ClockBoost-
generated clock
0.35
% of
output period
RMS
tOUTDUTY
Duty cycle for ClockLock or
ClockBoost-generated clock
45
55
%
tLOCK (2),
Time required for ClockLock or
ClockBoost to acquire lock
40
s
相關(guān)PDF資料
PDF描述
EP20K1000EFC1020-1X Quad Digitally Controlled Potentiometers (XDCP™); Temperature Range: -40°C to 85°C; Package: 14-TSSOP
EP20K1000EFC1020-2 FPGA
EP20K1000EFC1020-2ES Quad Digitally Controlled Potentiometers (XDCP™); Temperature Range: -40°C to 85°C; Package: 14-TSSOP
EP20K1000EFC1020-2X Quad Digital Controlled Potentiometers (XDCP™); Low Noise, Low Power, I2C® Bus, 256 Taps; Temperature Range: -40°C to 85°C; Package: 10-MSOP
EP20K1000EFC1020-3 Quad Digital Controlled Potentiometers (XDCP™); Low Noise, Low Power, I2C® Bus, 256 Taps; Temperature Range: -40°C to 85°C; Package: 10-MSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K1000EFC1020-1X 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1000EFC1020-2 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1000EFC1020-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1000EFC1020-2X 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K1000EFC1020-3 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA