參數(shù)資料
型號(hào): ADAU1328
廠商: Analog Devices, Inc.
元件分類(lèi): Codec
英文描述: 2 ADC/8 DAC with PLL, 192 kHz, 24-Bit Codec
中文描述: 2藝發(fā)局/ 8鎖相環(huán),192千赫,24位編解碼器數(shù)模轉(zhuǎn)換器
文件頁(yè)數(shù): 24/32頁(yè)
文件大小: 316K
代理商: ADAU1328
ADAU1328
CONTROL REGISTERS
DEFINITIONS
The format is the same for I
2
C and SPI ports. The global address for the ADAU1328 is 0x04, shifted left 1 bit due to the R/W bit. However,
in I
2
C, ADR0 and ADR1 are OR’ed into Bit 17 and Bit 8 to provide multiple chip addressing. All registers are reset to 0, except for the
DAC volume registers that are set to full volume.
Rev. 0 | Page 24 of 32
Note that the first setting in each control register parameter is the default setting.
Table 13. Register Format
Global Address
Bit
23:17
Table 14. Register Addresses and Functions
Address
Function
0
PLL and Clock Control 0
1
PLL and Clock Control 1
2
DAC Control 0
3
DAC Control 1
4
DAC Control 2
5
DAC individual channel mutes
6
DAC 1L volume control
7
DAC 1R volume control
8
DAC 2L volume control
9
DAC 2R volume control
10
DAC 3L volume control
11
DAC 3R volume control
12
DAC 4L volume control
13
DAC 4R volume control
14
ADC Control 0
15
ADC Control 1
16
ADC Control 2
PLL AND CLOCK CONTROL REGISTERS
Table 15. PLL and Clock Control 0
Bit
Value
Function
0
0
Normal operation
1
Power-down
2:1
00
INPUT 256 (×44.1 kHz or 48 kHz)
01
INPUT 384 (×44.1 kHz or 48 kHz)
10
INPUT 512 (×44.1 kHz or 48 kHz)
11
INPUT 768 (×44.1 kHz or 48 kHz)
4:3
00
XTAL oscillator enabled
01
256 × f
S
VCO output
10
512 × f
S
VCO output
11
Off
6:5
00
MCLK
01
DLRCLK
10
ALRCLK
11
Reserved
7
0
Disable: ADC and DAC idle
1
Enable: ADC and DAC active
R/W
16
Register Address
15:8
Data
7:0
Description
PLL power-down
MCLK pin functionality (PLL active)
MCLKO pin
PLL input
Internal MCLK enable
相關(guān)PDF資料
PDF描述
ADAU1328BSTZ 2 ADC/8 DAC with PLL, 192 kHz, 24-Bit Codec
ADAU1328BSTZ-RL 2 ADC/8 DAC with PLL, 192 kHz, 24-Bit Codec
ADAU1701 SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
ADAU1701JSTZ SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
ADAU1701JSTZ-RL SigmaDSP 28/56-Bit Audio Processor with 2ADC/4DAC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADAU1328BSTZ 功能描述:IC CODEC 24BIT 2ADC/8DAC 48LQFP RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類(lèi)型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):81.5 / 88 動(dòng)態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類(lèi)型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1328BSTZKL1 制造商:Rochester Electronics LLC 功能描述: 制造商:Analog Devices 功能描述:
ADAU1328BSTZ-RL 功能描述:IC CODEC 24BIT 2ADC/8DAC 48LQFP RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類(lèi)型:立體聲音頻 數(shù)據(jù)接口:串行 分辨率(位):18 b ADC / DAC 數(shù)量:2 / 2 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):81.5 / 88 動(dòng)態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):82 / 87.5 電壓 - 電源,模擬:2.6 V ~ 3.3 V 電壓 - 電源,數(shù)字:1.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類(lèi)型:表面貼裝 封裝/外殼:48-WFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:48-TQFN-EP(7x7) 包裝:帶卷 (TR)
ADAU1361BCPZ 功能描述:IC CODEC 24B PLL 32LFCSP RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 編解碼器 系列:- 標(biāo)準(zhǔn)包裝:2,500 系列:- 類(lèi)型:PCM 數(shù)據(jù)接口:PCM 音頻接口 分辨率(位):15 b ADC / DAC 數(shù)量:1 / 1 三角積分調(diào)變:是 S/N 比,標(biāo)準(zhǔn) ADC / DAC (db):- 動(dòng)態(tài)范圍,標(biāo)準(zhǔn) ADC / DAC (db):- 電壓 - 電源,模擬:2.7 V ~ 3.3 V 電壓 - 電源,數(shù)字:2.7 V ~ 3.3 V 工作溫度:-40°C ~ 85°C 安裝類(lèi)型:表面貼裝 封裝/外殼:80-VFBGA 供應(yīng)商設(shè)備封裝:80-BGA MICROSTAR JUNIOR(5x5) 包裝:帶卷 (TR) 其它名稱(chēng):296-21257-2
ADAU1361BCPZ 制造商:Analog Devices 功能描述:IC, AUDIO CODEC, 24BIT, 96KHZ, LFCSP-32