t
參數(shù)資料
型號(hào): AD9608BCPZ-105
廠商: Analog Devices Inc
文件頁(yè)數(shù): 39/40頁(yè)
文件大小: 0K
描述: IC ADC DUAL 10BIT 64-LFCSP
標(biāo)準(zhǔn)包裝: 1
位數(shù): 10
采樣率(每秒): 105M
數(shù)據(jù)接口: LVDS,并聯(lián),串行,SPI
轉(zhuǎn)換器數(shù)目: 2
電壓電源: 模擬和數(shù)字
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 64-VFQFN 裸露焊盤(pán),CSP
供應(yīng)商設(shè)備封裝: 64-LFCSP-VQ(9x9)
包裝: 托盤(pán)
輸入數(shù)目和類型: 4 個(gè)單端,2 個(gè)差分
AD9608
Rev. 0 | Page 8 of 40
TIMING SPECIFICATIONS
Table 5.
Parameter
Descriptions
Limit
SYNC TIMING REQUIREMENTS
tSSYNC
SYNC to rising edge of CLK+ setup time
0.24 ns typ
tHSYNC
SYNC to rising edge of CLK+ hold time
0.40 ns typ
SPI TIMING REQUIREMENTS
tDS
Setup time between the data and the rising edge of SCLK
2 ns min
tDH
Hold time between the data and the rising edge of SCLK
40 ns min
tCLK
Period of the SCLK
2 ns min
tS
Setup time between CSB and SCLK
2 ns min
tH
Hold time between CSB and SCLK
10 ns min
tHIGH
SCLK pulse width high
10 ns min
tLOW
SCLK pulse width low
10 ns min
tEN_SDIO
Time required for the SDIO pin to switch from an input to an output relative to the
SCLK falling edge
10 ns min
tDIS_SDIO
Time required for the SDIO pin to switch from an output to an input relative to the
SCLK rising edge
2 ns min
Timing Diagrams
tPD
tSKEW
tCH
tDCO
tCLK
N – 16
N – 17
N – 1
N + 1
N + 2
N + 3
N + 5
N + 4
N
N – 15
N – 14
N – 13
N – 12
VIN
CLK+
CLK–
CH A/CH B DATA
DCOA/DCOB
tA
09977-
0
02
Figure 2. CMOS Default Output Mode Data Output Timing
tPD
tSKEW
tCH
tDCO
tCLK
CH A
N – 16
CH B
N – 15
CH A
N – 14
CH B
N – 13
CH A
N – 12
CH B
N – 11
CH A
N – 10
CH B
N – 9
CH A
N – 8
N – 1
N + 1
N + 2
N + 3
N + 5
N + 4
N
VIN
CLK+
CLK–
CH A DATA
DCOA/DCOB
tA
CH B DATA
CH B
N – 16
CH A
N – 15
CH B
N – 14
CH A
N – 13
CH B
N – 12
CH A
N – 11
CH B
N – 10
CH A
N – 9
CH B
N – 8
099
77-
003
Figure 3. CMOS Interleaved Output Mode Data Output Timing
相關(guān)PDF資料
PDF描述
VI-BTK-IV-F2 CONVERTER MOD DC/DC 40V 150W
LTC1278-5CSW#PBF IC A/DCONV SAMPLNG W/SHTDN24SOIC
LTC1278-5CSW IC A/DCONV SAMPLNG W/SHTDN24SOIC
VI-BTJ-IV-F4 CONVERTER MOD DC/DC 36V 150W
AD7777ARZ IC ADC 10BIT 4CH HS 28SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9608BCPZ-125 功能描述:IC ADC DUAL 10BIT 64-LFCSP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 其它有關(guān)文件:TSA1204 View All Specifications 標(biāo)準(zhǔn)包裝:1 系列:- 位數(shù):12 采樣率(每秒):20M 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:2 功率耗散(最大):155mW 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-TQFP 供應(yīng)商設(shè)備封裝:48-TQFP(7x7) 包裝:Digi-Reel® 輸入數(shù)目和類型:4 個(gè)單端,單極;2 個(gè)差分,單極 產(chǎn)品目錄頁(yè)面:1156 (CN2011-ZH PDF) 其它名稱:497-5435-6
AD9608BCPZRL7-105 功能描述:IC ADC 10BIT 105MSPS 64LFCSP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:- 位數(shù):12 采樣率(每秒):300k 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):75mW 電壓電源:單電源 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC 包裝:帶卷 (TR) 輸入數(shù)目和類型:1 個(gè)單端,單極;1 個(gè)單端,雙極
AD9608BCPZRL7-125 功能描述:IC ADC 10BIT 125MSPS 64LFCSP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 位數(shù):14 采樣率(每秒):83k 數(shù)據(jù)接口:串行,并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):95mW 電壓電源:雙 ± 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:28-DIP(0.600",15.24mm) 供應(yīng)商設(shè)備封裝:28-PDIP 包裝:管件 輸入數(shù)目和類型:1 個(gè)單端,雙極
AD9609 制造商:AD 制造商全稱:Analog Devices 功能描述:10-Bit, 20 MSPS/40 MSPS/65 MSPS/80 MSPS 1.8 V Analog-to-Digital Converter
AD9609-20EBZ 功能描述:BOARD EVALUATION AD9609 20MSPS RoHS:是 類別:編程器,開(kāi)發(fā)系統(tǒng) >> 評(píng)估板 - 模數(shù)轉(zhuǎn)換器 (ADC) 系列:- 產(chǎn)品培訓(xùn)模塊:Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- ADC 的數(shù)量:1 位數(shù):12 采樣率(每秒):94.4k 數(shù)據(jù)接口:USB 輸入范圍:±VREF/2 在以下條件下的電源(標(biāo)準(zhǔn)):- 工作溫度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,軟件