• <li id="omdl5"><meter id="omdl5"></meter></li>
    <dl id="omdl5"><thead id="omdl5"><strike id="omdl5"></strike></thead></dl>
    參數(shù)資料
    型號: XCV200E-7CS144C
    廠商: Xilinx Inc
    文件頁數(shù): 162/233頁
    文件大小: 0K
    描述: IC FPGA 1.8V C-TEMP 144-CSBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標(biāo)準(zhǔn)包裝: 198
    系列: Virtex®-E
    LAB/CLB數(shù): 1176
    邏輯元件/單元數(shù): 5292
    RAM 位總計: 114688
    輸入/輸出數(shù): 94
    門數(shù): 306393
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 144-TFBGA,CSPBGA
    供應(yīng)商設(shè)備封裝: 144-LCSBGA(12x12)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁當(dāng)前第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    Module 2 of 4
    DS022-2 (v3.0) March 21, 2014
    28
    Production Product Specification
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    At the third rising edge of CLKA, the TBCCS parameter is
    violated with two writes to memory location 0x0F. The DOA
    and DOB buses reflect the contents of the DIA and DIB
    buses, but the stored value at 0x0F is invalid.
    At the fourth rising edge of CLKA, a read operation is per-
    formed at memory location 0x0F and invalid data is present
    on the DOA bus. Port B also executes a read operation to
    memory location 0x0F and also reads invalid data.
    At the fifth rising edge of CLKA a read operation is per-
    formed that does not violate the TBCCS parameter to the
    previous write of 0x7E by Port B. THe DOA bus reflects the
    recently written value by Port B.
    Initialization
    The block SelectRAM+ memory can initialize during the
    device configuration sequence. The 16 initialization properties
    of 64 hex values each (a total of 4096 bits) set the initialization
    of each RAM. These properties appear in Table 17. Any initial-
    ization properties not explicitly set configure as zeros. Partial
    initialization strings pad with zeros. Initialization strings
    greater than 64 hex values generate an error. The RAMs can
    be simulated with the initialization values using generics in
    VHDL simulators and parameters in Verilog simulators.
    Initialization in VHDL and Synopsys
    The block SelectRAM+ structures can be initialized in VHDL
    for both simulation and synthesis for inclusion in the EDIF
    output file. The simulation of the VHDL code uses a generic
    to pass the initialization. Synopsys FPGA compiler does not
    presently support generics. The initialization values instead
    attach as attributes to the RAM by a built-in Synopsys
    dc_script. The translate_off statement stops synthesis
    translation of the generic statements. The following code
    illustrates a module that employs these techniques.
    Figure 34: Timing Diagram for a True Dual-port Read/Write Block SelectRAM+ Memory
    ds022_035_121399
    CLK_A
    PORT
    A
    PORT
    B
    ADDR_A
    00
    7E
    0F
    00
    7E
    1A
    0F
    7E
    AAAA
    9999
    AAAA
    0000
    1111
    2222
    AAAA
    9999
    AAAA
    UNKNOWN
    EN_A
    WE_A
    DI_A
    DO_A
    1111
    2222
    FFFF
    BBBB
    1111
    AAAA
    MEM (00)
    9999
    2222
    FFFF
    BBBB
    UNKNOWN
    CLK_B
    ADDR_B
    EN_B
    WE_B
    DI_B
    DO_B
    TBCCS
    VIOLATION
    TBCCS
    Table 17: RAM Initialization Properties
    Property
    Memory Cells
    INIT_00
    255 to 0
    INIT_01
    511 to 256
    INIT_02
    767 to 512
    INIT_03
    1023 to 768
    INIT_04
    1279 to 1024
    INIT_05
    1535 to 1280
    INIT_06
    1791 to 2047
    INIT_07
    2047 to 1792
    INIT_08
    2303 to 2048
    INIT_09
    2559 to 2304
    INIT_0a
    2815 to 2560
    INIT_0b
    3071 to 2816
    INIT_0c
    3327 to 3072
    INIT_0d
    3583 to 3328
    INIT_0e
    3839 to 3584
    INIT_0f
    4095 to 3840
    相關(guān)PDF資料
    PDF描述
    XCV200E-6CS144I IC FPGA 1.8V I-TEMP 144-CSBGA
    XCV200E-6FG256C IC FPGA 1.8V C-TEMP 256-FBGA
    4-745130-4 SHLDING FERRULE,PLTD,BULK PKG
    XA6SLX45T-3FGG484Q IC FPGA SPARTAN 6 484FGGBGA
    XA6SLX75T-3FGG484I IC FPGA SPARTAN 6 74K 484FGGBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV200E-7CS144I 功能描述:IC FPGA 1.8V I-TEMP 144-CSBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV200E-7FG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV200E-7FG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV200E-7FG256C 功能描述:IC FPGA 1.8V C-TEMP 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV200E-7FG256I 功能描述:IC FPGA 1.8V I-TEMP 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5