參數(shù)資料
型號(hào): XCV1000E-8HQ240C
廠商: Xilinx Inc
文件頁(yè)數(shù): 66/233頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 240-HQFP
產(chǎn)品變化通告: XC1700 PROMs,XC5200,HQ,SCD Parts Discontinuation 19/Jul/2010
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E
LAB/CLB數(shù): 6144
邏輯元件/單元數(shù): 27648
RAM 位總計(jì): 393216
輸入/輸出數(shù): 158
門數(shù): 1569178
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 240-BFQFP 裸露焊盤
供應(yīng)商設(shè)備封裝: 240-PQFP(32x32)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)當(dāng)前第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)
Virtex-E 1.8 V Field Programmable Gate Arrays
R
Module 4 of 4
DS022-4 (v3.0) March 21, 2014
72
Production Product Specification
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
FG680 Fine-Pitch Ball Grid Array Package
XCV600E,
XCV1000E,
XCV1600E,
and
XCV2000E
devices in the FG680 fine-pitch Ball Grid Array package
have footprint compatibility. Pins labeled I0_VREF can be
used as either in all parts unless device-dependent as indi-
cated in the footnotes. If the pin is not used as VREF, it can
be used as general I/O. Immediately following Table 22, see
Table 23 for Differential Pair information.
Table 22: FG680 - XCV600E, XCV1000E, XCV1600E, XCV2000E
Bank
Pin Description
Pin #
0GCK3
A20
0IO
D35
0IO
B36
0
IO_L0N_Y
C35
0
IO_L0P_Y
A36
0
IO_VREF_L1N_Y
D341
0
IO_L1P_Y
B35
0
IO_L2N_YY
C34
0
IO_L2P_YY
A35
0
IO_VREF_L3N_YY
D33
0
IO_L3P_YY
B34
0IO_L4N
C33
0
IO_L4P
A34
0
IO_L5N_Y
D32
0
IO_L5P_Y
B33
0
IO_L6N_YY
C32
0
IO_L6P_YY
D31
0
IO_VREF_L7N_YY
A33
0
IO_L7P_YY
C31
0
IO_L8N_Y
B32
0
IO_L8P_Y
B31
0
IO_VREF_L9N_Y
A323
0IO_L9P_Y
D30
0
IO_L10N_YY
A31
0
IO_L10P_YY
C30
0
IO_VREF_L11N_YY
B30
0
IO_L11P_YY
D29
0
IO_L12N_Y
A30
0
IO_L12P_Y
C29
0
IO_L13N_Y
A29
0
IO_L13P_Y
B29
0
IO_VREF_L14N_YY
B28
0
IO_L14P_YY
A28
0
IO_L15N_YY
C28
0
IO_L15P_YY
B27
0
IO_L16N_Y
D27
0
IO_L16P_Y
A27
0
IO_L17N_Y
C27
0
IO_L17P_Y
B26
0
IO_L18N_YY
D26
0
IO_L18P_YY
C26
0
IO_VREF_L19N_YY
A261
0
IO_L19P_YY
D25
0
IO_L20N_Y
B25
0
IO_L20P_Y
C25
0
IO_L21N_Y
A25
0
IO_L21P_Y
D24
0
IO_L22N_YY
A24
0
IO_L22P_YY
B23
0
IO_VREF_L23N_YY
C24
0
IO_L23P_YY
A23
0
IO_L24N_Y
B24
0
IO_L24P_Y
B22
0
IO_L25N_Y
E23
0
IO_L25P_Y
A22
0
IO_L26N_YY
D23
0
IO_L26P_YY
B21
0
IO_VREF_L27N_YY
C23
0
IO_L27P_YY
A21
0
IO_L28N_Y
E22
0
IO_L28P_Y
B20
0
IO_LVDS_DLL_L29N
C22
0
IO_VREF
D222
1GCK2
D21
Table 22: FG680 - XCV600E, XCV1000E, XCV1600E, XCV2000E
Bank
Pin Description
Pin #
相關(guān)PDF資料
PDF描述
IDT7140SA35JI8 IC SRAM 8KBIT 35NS 52PLCC
IDT7140LA35J8 IC SRAM 8KBIT 35NS 52PLCC
AMM36DRMN CONN EDGECARD 72POS .156 WW
AMM36DRMH CONN EDGECARD 72POS .156 WW
IDT7130LA35J8 IC SRAM 8KBIT 35NS 52PLCC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV1000E-8HQ240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV100-4BG256C 功能描述:IC FPGA 2.5V C-TEMP 256-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex® 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV100-4BG256I 功能描述:IC FPGA 2.5V I-TEMP 256-PBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex® 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCV100-4BGG256C 制造商:Xilinx from Components Direct 功能描述:XCV100-4BGG256C, FPGA VIRTEX FAMILY 108.904K GATES - Trays 制造商:Xilinx 功能描述:Xilinx XCV100-4BGG256C, FPGA Virtex Family 108.904K Gates 2700 Cells 250MHz 0.22um (CMOS) Technology 2.5V 256-Pin BGA
XCV100-4CS144C 功能描述:IC FPGA 2.5V C-TEMP 144-CSBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex® 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789