參數(shù)資料
型號: XC5VLX30-1FF324C
廠商: Xilinx Inc
文件頁數(shù): 50/91頁
文件大?。?/td> 0K
描述: IC FPGA VIRTEX-5 30K 324FBGA
標準包裝: 84
系列: Virtex®-5 LX
LAB/CLB數(shù): 2400
邏輯元件/單元數(shù): 30720
RAM 位總計: 1179648
輸入/輸出數(shù): 220
電源電壓: 0.95 V ~ 1.05 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 324-BBGA,F(xiàn)CBGA
供應(yīng)商設(shè)備封裝: 324-FCBGA(19x19)
配用: 568-5088-ND - BOARD DEMO DAC1408D750
HW-AFX-FF324-500-G-ND - BOARD DEV VIRTEX 5 FF324
Virtex-5 FPGA Data Sheet: DC and Switching Characteristics
DS202 (v5.3) May 5, 2010
Product Specification
54
Table 73: Regional Clock Switching Characteristics (BUFR)
Symbol
Description
Devices
Speed Grade
Units
-3
-2
-1
TBRCKO_O
Clock to out delay from
I to O
LX20T
N/A
0.79
0.90
ns
LX30, LX30T, LX50, LX50T,
LX85, LX85T, LX110, LX110T,
SX35T, SX50T, FX100T, and
FX130T
0.56
0.59
0.67
ns
FX30T
0.72
0.78
0.86
ns
FX70T
0.69
0.74
0.83
ns
LX155 and LX155T
0.73
0.80
0.90
ns
LX220, LX220T, LX330,
LX330T, SX95T, SX240T,
TX150T, TX240T, and FX200T
N/A
0.59
0.67
ns
TBRCKO_O_BYP
Clock to out delay from I to
O with Divide Bypass
attribute set
LX20T
N/A
0.29
0.30
ns
LX30, LX30T, LX50, LX50T,
LX85, LX85T, LX110, LX110T,
SX35T, SX50T, FX30T, FX70T,
FX100T, and FX130T
0.23
0.24
0.26
ns
LX155 and LX155T
0.24
0.26
0.30
ns
LX220, LX220T, LX330,
LX330T, SX95T, SX240T,
TX150T, TX240T, and FX200T
N/A
0.24
0.26
ns
TBRDO_CLRO
Propagation delay from
CLR to O
All
0.61
0.70
0.82
ns
Maximum Frequency
FMAX
Regional clock tree
(BUFR)
All
300
250
MHz
相關(guān)PDF資料
PDF描述
SST39LF040-45-4C-NHE-T IC FLASH MPF 4MBIT 45NS 32-PLCC
SST39VF040-70-4C-B3KE IC FLASH MPF 4MBIT 70NS 48TFBGA
XC4VLX15-11FF668I IC FPGA VIRTEX-4LX 668FFBGA
XC4VLX15-11FFG668I IC FPGA VIRTEX-4 LX 15K 668FCBGA
XC4VFX20-10FFG672C IC FPGA VIRTEX-4 FX 20K 672-FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC5VLX30-1FF324CES 制造商:Xilinx 功能描述:
XC5VLX30-1FF324I 功能描述:IC FPGA VIRTEX-5 30K 324FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-5 LX 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC5VLX30-1FF676C 功能描述:IC FPGA VIRTEX-5 30K 676FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-5 LX 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC5VLX30-1FF676CES 制造商:Xilinx 功能描述:
XC5VLX30-1FF676I 功能描述:IC FPGA VIRTEX-5 30K 676FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-5 LX 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5