參數(shù)資料
型號(hào): TMS320C6455ZTZ7
廠商: Texas Instruments, Inc.
元件分類(lèi): 數(shù)字信號(hào)處理
英文描述: Fixed-Point Digital Signal Processor
中文描述: 定點(diǎn)數(shù)字信號(hào)處理器
文件頁(yè)數(shù): 26/250頁(yè)
文件大?。?/td> 1838K
代理商: TMS320C6455ZTZ7
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)當(dāng)前第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)
TMS320C6455
Fixed-Point Digital Signal Processor
SPRS276H–MAY 2005–REVISED OCTOBER 2007
Table 2-3. Terminal Functions (continued)
SIGNAL
NAME
TYPE
(1)
IPD/IPU
(2)
DESCRIPTION
NO.
RESETS, INTERRUPTS, AND GENERAL-PURPOSE INPUT/OUTPUTS
I
Device reset
Nonmaskable interrupt, edge-driven (rising edge)
Any noise on the NMI pin may trigger an NMI interrupt; therefore, if the NMI pin
I
IPD
is not used, it is recommended that the NMI pin be grounded versus relying on
the IPD.
O
Reset Status pin. The RESETSTAT pin indicates when the device is in reset
I
Power on reset.
I/O/Z
IPD
I/O/Z
IPD
General-purpose input/output (GPIO) pins (
I/O/Z
).
I/O/Z
IPD
I/O/Z
IPD
RESET
AG14
NMI
AH4
RESETSTAT
POR
GP[7]
GP[6]
GP[5]
GP[4]
URADDR3/PREQ/
GP[15]
URADDR2/PINTA
(5)
/
GP[14]
URADDR1/PRST/
GP[13]
URADDR0/PGNT/
GP[12]
FSX1/GP[11]
FSR1/GP[10]
DX1/GP[9]
DR1/GP[8]
CLKX1/GP[3]
URADDR4/PCBE0/
GP[2]
SYSCLK4/GP[1]
CLKR1/GP[0]
AE14
AF14
AG2
AG3
AJ2
AH2
P2
I/O/Z
P3
I/O/Z
UTOPIA received address pins or PCI peripheral pins or General-purpose
input/output (GPIO) [15:12, 2] pins (
I/O/Z
) [default]
R5
I/O/Z
PCI bus request (
O/Z
) or GP[15] (
I/O/Z
) [default]
PCI interrupt A (
O/Z
) or GP[14] (
I/O/Z
) [default]
PCI reset (
I
) or GP[13] (
I/O/Z
) [default]
PCI bus grant (
I
) or GP[12] (
I/O/Z
) [default]
PCI command/byte enable 0 (
I/O/Z
) or GP[2] (
I/O/Z
) [default]
R4
I/O/Z
AG4
AE5
AG5
AH5
AF5
I/O/Z
I/O/Z
I/O/Z
I/O/Z
I/O/Z
IPD
IPD
IPD
IPD
IPD
McBSP1 transmit clock (
I/O/Z
) or GP[3] (
I/O/Z
) [default]
McBSP1 receive clock (
I/O/Z
) or GP[0] (
I/O/Z
) [default]
GP[1] pin (
I/O/Z
). SYSCLK4 is the clock output at 1/8 of the device speed (
O/Z
)
or this pin can be programmed as a GP[1] pin (
I/O/Z
) [default].
P1
I/O/Z
AJ13
AF4
O/Z
I/O/Z
IPD
IPD
HOST-PORT INTERFACE (HPI) or PERIPHERAL COMPONENT INTERCONNECT (PCI)
PCI enable pin. This pin controls the selection (enable/disable) of the HPI and
GP[15:8], or PCI peripherals. This pin works in conjunction with the
Y29
I
IPD
MCBSP
1
_EN (AEA5 pin) to enable/disable other peripherals (for more details,
see
Section 3
,
Device Configuration
).
U3
I/O/Z
Host interrupt from DSP to host (
O/Z
) or PCI frame (
I/O/Z
)
Host control - selects between control, address, or data registers (
I
) [default] or
U4
I/O/Z
PCI device select (
I/O/Z
)
Host control - selects between control, address, or data registers (
I
) [default] or
U5
I/O/Z
PCI stop (
I/O/Z
)
Host half-word select - first or second half-word (not necessarily high or low
V3
I/O/Z
order)
[For HPI16 bus width selection only] (
I
) [default] or PCI clock (
I
)
T5
I/O/Z
Host read or write select (
I
) [default] or PCI command/byte enable 2 (
I/O/Z
)
T3
I/O/Z
Host address strobe (
I
) [default] or PCI parity (
I/O/Z
)
U6
I/O/Z
Host chip select (
I
) [default] or PCI parity error (
I/O/Z
)
U2
I/O/Z
Host data strobe 1 (
I
) [default] or PCI system error (
I/O/Z
)
U1
I/O/Z
Host data strobe 2 (
I
) [default] or PCI command/byte enable 1 (
I/O/Z
)
T4
I/O/Z
Host ready from DSP to host (
O/Z
) [default] or PCI initiator ready (
I/O/Z
)
UTOPIA received address pin 3 (URADDR3) (
I
) or PCI bus request (
O/Z
) or
P2
I/O/Z
GP[15] (
I/O/Z
) [default]
PCI_EN
HINT/PFRAME
HCNTL1/PDEVSEL
HCNTL0/PSTOP
HHWIL/PCLK
HR/W/PCBE2
HAS/PPAR
HCS/PPERR
HDS1/PSERR
(5)
HDS2/PCBE1
HRDY/PIRDY
URADDR3/PREQ/
GP[15]
(5)
These pins function as open-drain outputs when configured as PCI pins.
Device Overview
26
Submit Documentation Feedback
相關(guān)PDF資料
PDF描述
TMS320C6455ZTZ8 Fixed-Point Digital Signal Processor
TMS320C6727B_07 Floating-Point Digital Signal Processors
TMS320DM355_07 Digital Media System-on-Chip (DMSoC)
TMS320DM6446_07 Digital Media System-on-Chip
TMS320F2801X Digital Signal Processors
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMS320C6455ZTZ8 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Fixed-Point Digital Signal Processor
TMS320C6457 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Fixed-Point Digital Signal Processor
TMS320C6457CCMH 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMS320C6457CCMH2 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMS320C6457CCMH8 功能描述:數(shù)字信號(hào)處理器和控制器 - DSP, DSC Comms Infrastructure Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時(shí)鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時(shí)器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT