參數(shù)資料
型號(hào): SY10E451JCTR
廠商: MICREL INC
元件分類: 通用總線功能
英文描述: 6-BIT REGISTER DIFFERENTIAL DATA CLOCK
中文描述: 10E SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PQCC28
封裝: PLASTIC, LCC-28
文件頁(yè)數(shù): 1/4頁(yè)
文件大?。?/td> 63K
代理商: SY10E451JCTR
6-BIT REGISTER
DIFFERENTIAL DATA CLOCK
DESCRIPTION
The SY10/100E451 offer six D-type flip-flops with single-
ended outputs and differential data and clock inputs,
designed for use in new, high-performance ECL systems.
The registers are triggered by the rising edge of the CLK
input.
A logic HIGH on the Master Reset (MR) input resets all
outputs to a logic LOW. The V
BB
output is provided for use
as a reference voltage for single-ended reception of ECL
signals to that device only. When used for this purpose, it
is recommended that V
BB
is decoupled to V
CC
via a 0.01
μ
F
capacitor.
FEATURES
I
1100MHz min. toggle frequency
I
Extended 100E V
EE
range of –4.2V to –5.5V
I
Differential inputs: data and clock
I
V
BB
output for single-ended use
I
Asynchronous Master Reset
I
Fully compatible with industry standard 10KH,
100K ECL levels
I
Internal 75K
input pulldown resistors
I
Fully compatible with Motorola MC10E/100E451
I
Available in 28-pin PLCC package
SY10E451
SY100E451
Rev.: C
Issue Date:
Amendment: /1
February, 1998
BLOCK DIAGRAM
D
R
D
R
D
R
D
R
D
R
D
R
Q
0
Q
1
Q
2
Q
3
Q
4
Q
5
MR
D
0
D
0
D
1
D
1
D
2
D
2
D
3
D
3
D
4
D
4
D
5
D
5
V
BB
CLK
CLK
Pin
Function
D
0
–D
5
+ Data Input
D
0
–D
5
– Data Input
CLK
+ Clock Input
CLK
– Clock Input
MR
Master Reset Input
V
BB
V
BB
Output
Q
0
–Q
5
Data Outputs
V
CCO
V
CC
to Output
PIN NAMES
PIN CONFIGURATION
TOP VIEW
PLCC
J28-1
26
27
28
1
2
3
4
18
17
16
15
14
13
12
25 24 23 22 21 20 19
5
6
7
8
9
10 11
V
CC
Q
3
V
CCO
Q
5
Q
4
Q
1
Q
2
V
C
D
4
D
5
D
3
D
5
D
4
D
3
V
C
Q
0
D
1
D
2
D
0
D
1
D
2
V
EE
MR
NC
D
0
CLK
V
BB
CLK
1
相關(guān)PDF資料
PDF描述
SY100E451JC 6-BIT REGISTER DIFFERENTIAL DATA CLOCK
SY100E451JCTR 6-BIT REGISTER DIFFERENTIAL DATA CLOCK
SY10E452 5-BIT DIFFERENTIAL REGISTER
SY10E452JC 5-BIT DIFFERENTIAL REGISTER
SY10E452JCTR 5-BIT DIFFERENTIAL REGISTER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SY10E451JI 功能描述:IC DATA CLOCK 6BIT DIFF 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 觸發(fā)器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74LS 功能:設(shè)置(預(yù)設(shè))和復(fù)位 類型:JK 型 輸出類型:差分 元件數(shù):2 每個(gè)元件的位元數(shù):1 頻率 - 時(shí)鐘:25MHz 延遲時(shí)間 - 傳輸:20ns 觸發(fā)器類型:負(fù)邊沿 輸出電流高,低:400µA, 8mA 電源電壓:4.75 V ~ 5.25 V 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 包裝:管件 其它名稱:74LS11274LS112AN74LS112NDM74LS112N
SY10E451JI TR 功能描述:IC DATA CLOCK 6BIT DIFF 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 觸發(fā)器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74LS 功能:設(shè)置(預(yù)設(shè))和復(fù)位 類型:JK 型 輸出類型:差分 元件數(shù):2 每個(gè)元件的位元數(shù):1 頻率 - 時(shí)鐘:25MHz 延遲時(shí)間 - 傳輸:20ns 觸發(fā)器類型:負(fù)邊沿 輸出電流高,低:400µA, 8mA 電源電壓:4.75 V ~ 5.25 V 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 包裝:管件 其它名稱:74LS11274LS112AN74LS112NDM74LS112N
SY10E451JY 功能描述:寄存器 6-bit Register Differential Data Clock (I Temp, Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SY10E451JY TR 功能描述:寄存器 6-bit Register Differential Data Clock (I Temp, Lead Free) RoHS:否 制造商:NXP Semiconductors 邏輯類型:CMOS 邏輯系列:HC 電路數(shù)量:1 最大時(shí)鐘頻率:36 MHz 傳播延遲時(shí)間: 高電平輸出電流:- 7.8 mA 低電平輸出電流:7.8 mA 電源電壓-最大:6 V 最大工作溫度:+ 125 C 封裝 / 箱體:SOT-38 封裝:Tube
SY10E452JC 功能描述:IC REGISTER 5-BIT DIFF 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 觸發(fā)器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74LS 功能:設(shè)置(預(yù)設(shè))和復(fù)位 類型:JK 型 輸出類型:差分 元件數(shù):2 每個(gè)元件的位元數(shù):1 頻率 - 時(shí)鐘:25MHz 延遲時(shí)間 - 傳輸:20ns 觸發(fā)器類型:負(fù)邊沿 輸出電流高,低:400µA, 8mA 電源電壓:4.75 V ~ 5.25 V 工作溫度:0°C ~ 70°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 包裝:管件 其它名稱:74LS11274LS112AN74LS112NDM74LS112N