參數(shù)資料
型號: S71PL032J04-0F
廠商: Spansion Inc.
英文描述: STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
中文描述: 堆疊式多芯片產(chǎn)品,閃存和RAM
文件頁數(shù): 139/196頁
文件大小: 5729K
代理商: S71PL032J04-0F
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁當前第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁
November 2, 2004 pSRAM_Type07_13_A1
pSRAM Type 7
139
A d v a n c e i n f o r m a t i o n
AC Characteristics
(Under Recommended Operating Conditions Unless Otherwise Noted)
Read Operation
Notes:
1. Maximum value is applicable if CE#1 is kept at Low without change of address input of A3 to A21. If needed by system
operation, please contact local Spansion representative for the relaxation of 1μs limitation.
2. Address should not be changed within minimum t
RC
.
3. The output load 50 pF with 50 ohm termination to V
DD
x 0.5 (16M), The output load 50 pF (32M and 64M).
4. The output load 5pF.
5. Applicable to A3 to A21 (32M and 64M) when CE1# is kept at Low.
6. Applicable only to A0, A1 and A2 (32M and 64M) when CE1# is kept at Low for the page address access.
7. In case Page Read Cycle is continued with keeping CE1# stays Low, CE1# must be brought to High within 4 μs. In other
words, Page Read Cycle must be closed within 4 μs.
8. Applicable when at least two of address inputs among applicable are switched from previous state.
9. t
RC
(min) and t
PRC
(min) must be satisfied.
10. If actual value of t
WHOL
is shorter than specified minimum values, the actual t
AA
of following Read can become longer by the
amount of subtracting the actual value from the specified minimum value.
Parameter
Symbol
16M
32M
64M
Unit
Notes
Min.
Max.
Min.
Max.
Min.
Max.
Read Cycle Time
t
RC
70
1000
65
1000
65
1000
ns
1, 2
CE1# Access Time
t
CE
60
65
65
ns
3
OE# Access Time
t
OE
40
40
40
ns
3
Address Access Time
t
AA
60
65
65
ns
3, 5
LB# / UB# Access Time
t
BA
30
30
30
ns
3
Page Address Access Time
t
PAA
N/A
20
20
ns
3,6
Page Read Cycle Time
t
PRC
N/A
20
1000
20
1000
ns
1, 6, 7
Output Data Hold Time
t
OH
5
5
5
ns
3
CE1# Low to Output Low-Z
t
CLZ
5
5
5
ns
4
OE# Low to Output Low-Z
t
OLZ
0
0
0
ns
4
LB# / UB# Low to Output Low-Z
t
BLZ
0
0
0
ns
4
CE1# High to Output High-Z
t
CHZ
20
20
20
ns
3
OE# High to Output High-Z
t
OHZ
20
14
14
ns
3
LB# / UB# High to Output High-Z
t
BHZ
20
20
20
ns
3
Address Setup Time to CE1# Low
t
ASC
6
–6
–6
ns
Address Setup Time to OE# Low
t
ASO
10
10
10
ns
Address Invalid Time
t
AX
10
10
10
ns
5, 8
Address Hold Time from CE1# High
t
CHAH
-6
–6
–6
ns
9
Address Hold Time from OE# High
t
OHAH
-6
–6
–6
ns
WE# High to OE# Low Time for Read
t
WHOL
10
1000
12
25
ns
10
CE1# High Pulse Width
t
CP
10
12
12
ns
相關PDF資料
PDF描述
S71PL032J04-0K STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J08 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J08-0B STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J40 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
S71PL032J40-07 STACKED MULTI CHIP PRODUCT FLASH MEMORY AND RAM
相關代理商/技術參數(shù)
參數(shù)描述
S71PL032J04-0K 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW0Z0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW0Z2 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW0Z3 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs
S71PL032J04BAW9Z0 制造商:SPANSION 制造商全稱:SPANSION 功能描述:Based MCPs