參數(shù)資料
型號(hào): PSD4235F1V-12M
廠(chǎng)商: 意法半導(dǎo)體
英文描述: MGrid IDT Rec /OPolKeyLRmp .38AuLF 40Ckt
中文描述: Flash在系統(tǒng)可編程外設(shè)的16位微控制器
文件頁(yè)數(shù): 71/93頁(yè)
文件大?。?/td> 503K
代理商: PSD4235F1V-12M
PSD4000 Series
Preliminary Information
70
-70
-90
Symbol
Parameter
Conditions
Min
Max
Min
Max
Unit
tLVLX
ALE or AS Pulse Width
15
20
tAVLX
Address Setup Time
(Note 1)
4
6
ns
tLXAX
Address Hold Time
(Note 1)
7
8
ns
tAVWL
Address Valid to Leading
Edge of WR
(Notes 1 and 3)
8
15
ns
t SLWL
CS Valid to Leading Edge of WR
(Note 3)
12
15
ns
t DVWH
WR Data Setup Time
(Note 3)
25
35
ns
t WHDX
WR Data Hold Time
(Note 3)
4
5
ns
t WLWH
WR Pulse Width
(Note 3)
28
35
ns
tWHAX1
Trailing Edge of WR to Address
Invalid
(Note 3)
6
8
ns
tWHAX2
Trailing Edge of WR to DPLD
Address Input Invalid
(Note 3 and 4)
0
ns
tWHPV
Trailing Edge of WR to Port Output
Valid Using I/O Port Data Register
(Note 3)
27
30
ns
tAVPV
Address Input Valid to Address
(Note 2)
20
25
ns
Output Delay
Write Timing (5 V ± 10% Versions)
NOTES: 1.
Any input used to select an internal PSD4000 function.
2.
In multiplexed mode, latched addresses generated from ADIO delay to address output on any Port.
3.
WR timing has the same timing as E, DS, LDS, UDS, WRL, and WRH signals.
4.
tWHAX2 is Address Hold Time for DPLD inputs that are used to generate chip selects for internal PSD memory.
Microcontroller Interface – PSD4000 AC/DC Parameters
(5V ± 10% Versions)
-70
-90
Slew
TURBO
Rate
Symbol
Parameter
Conditions
Min
Max
Min
Max
OFF
(Note 1)
Unit
tPD
PLD Input Pin/Feedback to
20
25
Add 12
Sub 2
ns
PLD Combinatorial Output
tARD
PLD Array Delay
11
16
ns
PLD Combinatorial Timing (5 V ± 10%)
NOTE: 1. Fast Slew Rate output available on Port C and F.
相關(guān)PDF資料
PDF描述
PSD4235F2V-12B81I Flash In-System-Programmable Peripherals for 16-Bit MCUs
PSD835F1V-12B81 Configurable Memory System on a Chip for 8-Bit Microcontrollers
PSD835F1V-12B81I Configurable Memory System on a Chip for 8-Bit Microcontrollers
PSD835F1V-12J CONN RECEPT 26POS 2MM IDT GOLD
PSD835F1V-12JI Configurable Memory System on a Chip for 8-Bit Microcontrollers
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSD4235G2-70U 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 4M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
PSD4235G2-90U 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD4235G2-90UI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD4235G2V-12UI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 4M 120ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
PSD4235G2V-90U 功能描述:CPLD - 復(fù)雜可編程邏輯器件 3.3V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100