參數(shù)資料
      型號: OR2C40A-2PS432
      廠商: Electronic Theatre Controls, Inc.
      英文描述: Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 91pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-5%; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 0805; Termination: Solder Coated SnPb; Body Dimensions: 0.080" x 0.050" x 0.055"; Container: Bag; Features: MIL-PRF-55681: M Failure Rate
      中文描述: 現(xiàn)場可編程門陣列
      文件頁數(shù): 138/192頁
      文件大?。?/td> 3148K
      代理商: OR2C40A-2PS432
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁當前第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
      Data Sheet
      June 1999
      ORCA Series 2 FPGAs
      138
      Lucent Technologies Inc.
      Timing Characteristics
      (continued)
      Note: Speed grades of -5, -6, and -7 are for OR2TxxA devices only.
      5-3226(F).r4
      Figure 55. Read Operation—Flip-Flop Bypass
      5-3227(F).r4
      Figure 56. Read Operation—LUT Memory Loading Flip-Flops
      Table 35A. OR2CxxA and OR2TxxA Asynchronous Memory Read Characteristics (MA/MB Modes)
      OR2CxxA Commercial: V
      DD
      = 5.0 V ± 5%, 0 °C
      T
      A
      70 °C; OR2CxxA Industrial: V
      DD
      = 5.0 V ± 10%, –40 °C
      T
      A
      +85 °C.
      OR2TxxA Commercial: V
      DD
      = 3.0 V to 3.6 V, 0 °C
      T
      A
      70 °C; OR2TxxA Industrial: V
      DD
      = 3.0 V to 3.6 V, –40 °C
      T
      A
      +85
      °C.
      Parameter
      Symbol
      Speed
      Unit
      -2
      -3
      -4
      -5
      -6
      -7
      Min Max Min Max Min Max Min Max Min Max Min Max
      Read Operation (T
      J
      = 85 °C, V
      DD
      = min):
      Read Cycle Time
      Data Valid after Address (A[3:0], B[3:0] to F[3:0])
      Read Operation, Clocking Data into Latch/Flip-flop
      (T
      J
      = 85 °C, V
      DD
      = min):
      Address to Clock Setup Time (A[3:0], B[3:0] to CK)
      Clock to PFU Out (CK to Q[3:0])—Register
      T
      RC
      MEM*_ADEL
      5.1
      4.0
      3.6
      2.8
      2.7
      2.1
      2.4
      1.7
      2.3
      1.4
      2.0
      1.3
      ns
      ns
      MEM*_ASET
      REG_DEL
      2.4
      2.4
      1.8
      2.0
      1.2
      1.9
      1.1
      1.5
      1.0
      1.3
      1.0
      1.0
      ns
      ns
      Table 35B. OR2TxxB Asynchronous Memory Read Characteristics (MA/MB Modes)
      OR2TxxB Commercial: V
      DD
      = 3.0 V to 3.6 V, 0 °C
      T
      A
      70 °C; OR2TxxB Industrial: V
      DD
      = 3.0 V to 3.6 V, –40 °C
      T
      A
      +85
      °C.
      Parameter
      Symbol
      Speed
      Unit
      -7
      -8
      Min
      Max
      Min
      Max
      Read Operation (T
      J
      = 85 °C, V
      DD
      = min):
      Read Cycle Time
      Data Valid after Address (A[3:0], B[3:0] to F[3:0])
      Read Operation, Clocking Data into Latch/Flip-flop
      (T
      J
      = 85 °C, V
      DD
      = min):
      Address to Clock Setup Time (A[3:0], B[3:0] to CK)
      Clock to PFU Out (CK to Q[3:0])—Register
      T
      RC
      MEM*_ADEL
      1.9
      1.3
      1.8
      1.0
      ns
      ns
      MEM*_ASET
      REG_DEL
      0.9
      1.0
      0.8
      1.0
      ns
      ns
      A[3:0], B[3:0]
      F[3:0]
      MEM*_ADEL
      T
      RC
      A[3:0], B[3:0]
      CK
      MEM*_ASET
      REG_DEL
      Q[3:0]
      相關PDF資料
      PDF描述
      OR2C40A-2PS432I Field-Programmable Gate Arrays
      OR2C40A-2S208 Field-Programmable Gate Arrays
      OR2C40A-2S208I Field-Programmable Gate Arrays
      OR2C40A-2S240 Field-Programmable Gate Arrays
      OR2C40A-2S240I Field-Programmable Gate Arrays
      相關代理商/技術參數(shù)
      參數(shù)描述
      OR2C40A3PS208I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C40A3PS240I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C40A3PS304I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C40A4BC432-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Lattice Semiconductor Corporation 功能描述:
      OR2C40A4PS208-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 3600 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256