• <li id="rqzqg"><em id="rqzqg"><xmp id="rqzqg">
  • <li id="rqzqg"></li>
    <li id="rqzqg"><meter id="rqzqg"><sup id="rqzqg"></sup></meter></li>
    <menuitem id="rqzqg"><dl id="rqzqg"></dl></menuitem><i id="rqzqg"><label id="rqzqg"></label></i>
    • <center id="rqzqg"></center>
        收藏本站
        • 您好,
          買賣IC網(wǎng)歡迎您。
        • 請登錄
        • 免費注冊
        • 我的買賣
        • 新采購0
        • VIP會員服務
        • [北京]010-87982920
        • [深圳]0755-82701186
        • 網(wǎng)站導航
        發(fā)布緊急采購
        • IC現(xiàn)貨
        • IC急購
        • 電子元器件
        VIP會員服務
        • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄4036 > MPC8572EPXAULD (Freescale Semiconductor)MPU POWERQUICC III 1023-PBGA PDF資料下載
        參數(shù)資料
        型號: MPC8572EPXAULD
        廠商: Freescale Semiconductor
        文件頁數(shù): 94/138頁
        文件大?。?/td> 0K
        描述: MPU POWERQUICC III 1023-PBGA
        標準包裝: 1
        系列: MPC85xx
        處理器類型: 32-位 MPC85xx PowerQUICC III
        速度: 1.333GHz
        電壓: 1.1V
        安裝類型: 表面貼裝
        封裝/外殼: 1023-BBGA,F(xiàn)CBGA
        供應商設備封裝: 1023-FCPBGA(33x33)
        包裝: 托盤
        第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁當前第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁
        MPC8572E PowerQUICC III Integrated Processor Hardware Specifications, Rev. 5
        Freescale Semiconductor
        59
        Local Bus Controller (eLBC)
        NOTE
        In PLL bypass mode, LCLK[n] is the inverted version of the internal clock
        with the delay of tLBKHKT. In this mode, signals are launched at the rising edge
        of the internal clock and are captured at the falling edge of the internal clock
        with the exception of LGTA/LUPWAIT (which is captured on the rising
        edge of the internal clock).
        LALE output negation to high impedance for
        LAD/LDP (LATCH hold time)
        tLBOTOT
        1.5
        —
        ns
        6
        Local bus clock to output valid (except LAD/LDP and
        LALE)
        tLBKLOV1
        —–0.3
        ns
        Local bus clock to data valid for LAD/LDP
        tLBKLOV2
        —–0.1
        ns
        4
        Local bus clock to address valid for LAD
        tLBKLOV3
        —0.0
        ns
        4
        Local bus clock to LALE assertion
        tLBKLOV4
        —0.0
        ns
        4
        Output hold from local bus clock (except LAD/LDP
        and LALE)
        tLBKLOX1
        –3.3
        —
        ns
        4
        Output hold from local bus clock for LAD/LDP
        tLBKLOX2
        –3.3
        —
        ns
        4
        Local bus clock to output high Impedance (except
        LAD/LDP and LALE)
        tLBKLOZ1
        —0.2
        ns
        7
        Local bus clock to output high impedance for
        LAD/LDP
        tLBKLOZ2
        —0.2
        ns
        7
        Notes:
        1. The symbols used for timing specifications herein follow the pattern of t(First two letters of functional block)(signal)(state) (reference)(state)
        for inputs and t(First two letters of functional block)(reference)(state)(signal)(state) for outputs. For example, tLBIXKH1 symbolizes local bus
        timing (LB) for the input (I) to go invalid (X) with respect to the time the tLBK clock reference (K) goes high (H), in this case for
        clock one(1). Also, tLBKHOX symbolizes local bus timing (LB) for the tLBK clock reference (K) to go high (H), with respect to the
        output (O) going invalid (X) or output hold time.
        2. All timings are in reference to local bus clock for PLL bypass mode. Timings may be negative with respect to the local bus
        clock because the actual launch and capture of signals is done with the internal launch/capture clock, which precedes LCLK
        by tLBKHKT.
        3. Maximum possible clock skew between a clock LCLK[m] and a relative clock LCLK[n]. Skew measured between
        complementary signals at BVDD/2.
        4. All signals are measured from BVDD/2 of the rising edge of local bus clock for PLL bypass mode to 0.4 x BVDD of the signal
        in question for 3.3-V signaling levels.
        5. Input timings are measured at the pin.
        6. tLBOTOT is a measurement of the minimum time between the negation of LALE and any change in LAD. tLBOTOT is
        programmed with the LBCR[AHD] parameter.
        7. For purposes of active/float timing measurements, the Hi-Z or off state is defined to be when the total current delivered through
        the component pin is less than or equal to the leakage current specification.
        Table 52. Local Bus General Timing Parameters—PLL Bypassed (continued)
        At recommended operating conditions with BVDD of 3.3 V ± 5%
        Parameter
        Symbol 1
        Min
        Max
        Unit
        Notes
        相關PDF資料
        PDF描述
        IDT70V25L20J8 IC SRAM 128KBIT 20NS 84PLCC
        IDT7025L45J8 IC SRAM 128KBIT 45NS 84PLCC
        MPC8572ELVTARLE MPU POWERQUICC III 1023FCPBGA
        IDT7025L35J8 IC SRAM 128KBIT 35NS 84PLCC
        XC4028XL-2BG256C IC FPGA C-TEMP 3.3V 2SPD 256PBGA
        相關代理商/技術參數(shù)
        參數(shù)描述
        MPC8572EPXAULE 功能描述:微處理器 - MPU 38H R211 Enc SnPb 1333 RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
        MPC8572EPXAVNB 功能描述:微處理器 - MPU RV1.1.1 SNPB 1500 RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
        MPC8572EPXAVND 功能描述:微處理器 - MPU 32-BIT CMOS 1.5GHz RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
        MPC8572EPXAVNE 功能描述:微處理器 - MPU 38H R211 Enc SnPb 1500 RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
        MPC8572EVTARLB 功能描述:微處理器 - MPU RV1.1.1 1067 RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-324
        發(fā)布緊急采購,3分鐘左右您將得到回復。

        采購需求

        (若只采購一條型號,填寫一行即可)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

        發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

        *型號 *數(shù)量 廠商 批號 封裝
        添加更多采購

        我的聯(lián)系方式

        *
        *
        *
        • VIP會員服務 |
        • 廣告服務 |
        • 付款方式 |
        • 聯(lián)系我們 |
        • 招聘銷售 |
        • 免責條款 |
        • 網(wǎng)站地圖

        感谢您访问我们的网站,您可能还对以下资源感兴趣:

        三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`