
Index
MC68HC08AZ0
Index
ADC . . . . . . . . . . . . . . . . . . . . . . . . . . .311 CGM. . . . . . . . . . . . . . . . . . . . . . . . . . .127 msCAN08. . . . . . . . . . . . . . . . . . . . . . .361 IRQ latch . . . . . . . . . . . . . . . . . . . . . . . . . .172 IRQ pin . . . . . . . . . . . . . . . . . . . . . . . . . . .171 IRQ status and control register (ISCR) . . .176 IRQ/V
PP pin . . . . . . . . . . . . . . . . .15, 171, 175 triggering sensitivity . . . . . . . . . . . . . . .172 IRQ1/V
PP pin . . . . . . . . . . . . . . . . . . . . . . .163 IRST signal . . . . . . . . . . . . . . . . . . . . . . . . .90 K
KB
I/O register summary . . . . . . . . . . . . . .321 KBIE4-KBIE0
Keyboard interrupt enable bits . . . . . . .324 keyboard interrupt control register (KBICR). . .
Keyboard interrupt enable register (KBIER) . .
KEYF
Keyboard flag bit . . . . . . . . . . . . . . . . .323 L
L (VCO linear range multiplier) . . . . . . . . .115 literature distribution centers . . . . . . . . . . .437 LOCK
PBWC . . . . . . . . . . . . . . . . . . . . . . . . .123 LOOPS bit (SCI loop mode select bit). . . .200 LVI
SRSR . . . . . . . . . . . . . . . . . . . . . . . . . .106 LVI module . . . . . . . . . . . . . . . . . . . . . . . .169 LVI status register (LVISR) . . . . . . . .166, 168 LVI trip voltage . . . . . . . . . . . . . . . . . . . . .165 LVIOUT bit (LVI output bit) . . . . . . . .166, 168 LVIPWR
MORA . . . . . . . . . . . . . . . . . . . . . . . . .137 LVIPWR bit (LVI power enable bit) . . . . . .169 LVIRST
MORA . . . . . . . . . . . . . . . . . . . . . . . . .137 LVIRST bit ( LVI reset bit) . . . . . . . . . . . . .166 LVIRST bit (LVI reset enable bit). . . . . . . .169 M
M bit (SCI mode (character length) bit). . 184, mask option
register A (MORA) . . . . . . . . . . . . . . . . 136 register B (MORB) . . . . . . . . . . . . . . . . 138 mask option register (MOR) . . . . . . . 164, 167 maximum ratings. . . . . . . . . . . . . . . . . . . . 398 memory characterisitcs . . . . . . . . . . . . . . . 408 memory map
msCAN08 . . . . . . . . . . . . . . . . . . . . . . 374 MODE1 bit (IRQ edge/level select bit) . . 172, MODEK
Keyboard triggering sensitivity bit . . . . 324 MODF bit (SPI mode fault bit). . . . . . . . . . 247 monitor commands
IREAD . . . . . . . . . . . . . . . . . . . . . . . . . 154 IWRITE . . . . . . . . . . . . . . . . . . . . . . . . 154 READ. . . . . . . . . . . . . . . . . . . . . . . . . . 153 READSP . . . . . . . . . . . . . . . . . . . . . . . 155 RUN. . . . . . . . . . . . . . . . . . . . . . . . . . . 155 WRITE . . . . . . . . . . . . . . . . . . . . . . . . . 153 monitor mode . . . . . . . . . . . . . . . . . . 142, 163 alternate vector addresses . . . . . . . . . 150 baud rate . . . . . . . . . . . . . . . . . . . . . . . 148 commands . . . . . . . . . . . . . . . . . . . . . . 148 echoing . . . . . . . . . . . . . . . . . . . . . . . . 152 EPROM/OTPROM programming . . . . 148 monitor ROM
size . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23 MORA
COP disable bit (COPD) . . . . . . . . . . . 138 COP rate select (COPRS) . . . . . . . . . . 137 LVI power enable bit (LVIPWR). . . . . . 137 LVI reset enable bit (LVIRST) . . . . . . . 137 ROM security bit (SEC) . . . . . . . . 136–137 short stop recovery bit (SSREC) . . . . . 137 STOP enable bit (STOP) . . . . . . . . . . . 138 MORB
EEPROM security enable bit (EESEC)
138msCAN08
bus timing register 0 (CBTR0) . . . . . . . 384 F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.