參數(shù)資料
型號(hào): M37540E2FP
元件分類(lèi): 微控制器/微處理器
英文描述: 8-BIT, OTPROM, 4 MHz, MICROCONTROLLER, PDSO36
封裝: 0.450 INCH, PLASTIC, SSOP-36
文件頁(yè)數(shù): 2/366頁(yè)
文件大小: 4237K
代理商: M37540E2FP
第1頁(yè)當(dāng)前第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)
7540 Group User’s Manual
v
Fig. 49 Processing of XIN and XOUT pins at ring oscillator operation .................................... 1-45
Fig. 50 Structure of MISRG ........................................................................................................ 1-46
Fig. 51 Block diagram of internal clock generating circuit (for ceramic resonator) ........... 1-47
Fig. 52 Block diagram of internal clock generating circuit (for RC oscillation) ................... 1-47
Fig. 53 State transition ................................................................................................................ 1-48
Fig. 54 Programming and testing of One Time PROM version ............................................ 1-53
Fig. 55 Timing chart after an interrupt occurs ......................................................................... 1-55
Fig. 56 Time up to execution of the interrupt processing routine ........................................ 1-55
Fig. 57 A-D conversion equivalent circuit ................................................................................. 1-57
Fig. 58 A-D conversion timing chart .......................................................................................... 1-57
CHAPTER 2 APPLICATION
Fig. 2.1.1 Memory map of registers relevant to I/O port ......................................................... 2-2
Fig. 2.1.2 Structure of Port Pi (i = 0, 2, 3) ................................................................................ 2-3
Fig. 2.1.3 Structure of Port P1 ..................................................................................................... 2-3
Fig. 2.1.4 Structure of Port Pi direction register (i = 0, 2, 3) ................................................. 2-4
Fig. 2.1.5 Structure of Port P1 direction register ...................................................................... 2-4
Fig. 2.1.6 Structure of Pull-up control register .......................................................................... 2-5
Fig. 2.1.7 Structure of Port P1P3 control register .................................................................... 2-5
Fig. 2.1.8 Structure of Interrupt edge selection register .......................................................... 2-6
Fig. 2.1.9 Structure of Interrupt request register 1 ................................................................... 2-6
Fig. 2.1.10 Structure of Interrupt control register 1 .................................................................. 2-7
Fig. 2.1.11 Example of application circuit .................................................................................. 2-7
Fig. 2.1.12 Example of control procedure (1) ............................................................................ 2-8
Fig. 2.1.13 Example of control procedure (2) ............................................................................ 2-9
Fig. 2.2.1 Memory map of registers relevant to timer A ........................................................ 2-13
Fig. 2.2.2 Structure of Port P0 direction register .................................................................... 2-14
Fig. 2.2.3 Structure of Pull-up control register ........................................................................ 2-14
Fig. 2.2.4 Structure of Timer A mode register ......................................................................... 2-15
Fig. 2.2.5 Structure of Timer A register .................................................................................... 2-16
Fig. 2.2.6 Structure of Interrupt edge selection register ........................................................ 2-16
Fig. 2.2.7 Structure of Interrupt request register 1 ................................................................. 2-17
Fig. 2.2.8 Structure of Interrupt request register 2 ................................................................. 2-17
Fig. 2.2.9 Structure of Interrupt control register 1 .................................................................. 2-18
Fig. 2.2.10 Structure of Interrupt control register 2 ................................................................ 2-18
Fig. 2.2.11 Setting method for timer mode .............................................................................. 2-20
Fig. 2.2.12 Example of control procedure ................................................................................ 2-21
Fig. 2.2.13 Setting method for period measurement mode (1) ............................................. 2-22
Fig. 2.2.14 Setting method for period measurement mode (2) ............................................. 2-23
Fig. 2.2.15 Example of peripheral circuit .................................................................................. 2-24
Fig. 2.2.16 Example of control procedure ................................................................................ 2-25
Fig. 2.2.17 Setting method for event counter mode (1) ......................................................... 2-26
Fig. 2.2.18 Setting method for event counter mode (2) ......................................................... 2-27
Fig. 2.2.19 Example of measurement method of frequency .................................................. 2-28
Fig. 2.2.20 Example of control procedure ................................................................................ 2-29
Fig. 2.2.21 Setting method for pulse width HL continuously measurement mode (1) ....... 2-30
Fig. 2.2.22 Setting method for pulse width HL continuously measurement mode (2) ....... 2-31
Fig. 2.2.23 Example of peripheral circuit .................................................................................. 2-32
Fig. 2.2.24 Operation timing when ringing pulse is input ...................................................... 2-32
Fig. 2.2.25 Example of control procedure (1) .......................................................................... 2-33
Fig. 2.2.26 Example of control procedure (2) .......................................................................... 2-34
List of figures
相關(guān)PDF資料
PDF描述
M37540E8SP 8-BIT, OTPROM, 4 MHz, MICROCONTROLLER, PDIP32
M37540E8V-XXXGP 8-BIT, OTPROM, 4 MHz, MICROCONTROLLER, PQFP32
M37540E2SP 8-BIT, OTPROM, 4 MHz, MICROCONTROLLER, PDIP32
M37540M4T-XXXFP 8-BIT, MROM, 4 MHz, MICROCONTROLLER, PDSO36
M37540E2GP 8-BIT, OTPROM, 4 MHz, MICROCONTROLLER, PQFP32
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M37540E2GP 制造商:RENESAS 制造商全稱(chēng):Renesas Technology Corp 功能描述:8-BIT CISC SINGLE-CHIP MICROCOMPUTER 740 FAMILY / 740 SERIES
M37540E2SP 制造商:RENESAS 制造商全稱(chēng):Renesas Technology Corp 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37540E8FP 制造商:RENESAS 制造商全稱(chēng):Renesas Technology Corp 功能描述:SINGLE-CHIP 8-BIT CMOS MICROCOMPUTER
M37540E8FP#U0 功能描述:MCU 2/5V 32K PB-FREE 36-SSOP RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:740/38000 產(chǎn)品培訓(xùn)模塊:CAN Basics Part-1 CAN Basics Part-2 Electromagnetic Noise Reduction Techniques Part 1 M16C Product Overview Part 1 M16C Product Overview Part 2 標(biāo)準(zhǔn)包裝:1 系列:M16C™ M32C/80/87 核心處理器:M32C/80 芯體尺寸:16/32-位 速度:32MHz 連通性:EBI/EMI,I²C,IEBus,IrDA,SIO,UART/USART 外圍設(shè)備:DMA,POR,PWM,WDT 輸入/輸出數(shù):121 程序存儲(chǔ)器容量:384KB(384K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 大小:- RAM 容量:24K x 8 電壓 - 電源 (Vcc/Vdd):3 V ~ 5.5 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 34x10b,D/A 2x8b 振蕩器型:內(nèi)部 工作溫度:-20°C ~ 85°C 封裝/外殼:144-LQFP 包裝:托盤(pán) 產(chǎn)品目錄頁(yè)面:749 (CN2011-ZH PDF) 配用:R0K330879S001BE-ND - KIT DEV RSK M32C/87
M37540E8FP(#UO) 制造商:Renesas Electronics Corporation 功能描述: