• 參數資料
    型號: LFXP20E-4F484C
    廠商: Lattice Semiconductor Corporation
    文件頁數: 281/397頁
    文件大?。?/td> 0K
    描述: IC FPGA 19.7KLUTS 340I/O 484-BGA
    標準包裝: 60
    系列: XP
    邏輯元件/單元數: 20000
    RAM 位總計: 405504
    輸入/輸出數: 340
    電源電壓: 1.14 V ~ 1.26 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 484-BBGA
    供應商設備封裝: 484-FPBGA(23x23)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁當前第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁
    Lattice Semiconductor FPGA
    Lattice Semiconductor
    Successful Place and Route
    16-7
    Figure 16-5. Trace Report for Multicycle Clock Domains Example
    In Figure 16-5, notice how the path is described in terms of “Logical Details.”
    This section shows both the source and destination registers using their unmapped names from the EDIF (Elec-
    tronic Data Interchange Format) file. This is a feature that allows the user to recognize the type of logic being ana-
    lyzed.
    Based on the declared frequencies for both clocks, we already know the following:
    CLKA period = 9.6 ns.
    CLKB period = 15.15 ns.
    ================================================================================
    Preference: MULTICYCLE "M2" START CLKNET "CLKA"
    END CLKNET "CLKB"
    2.000000 X ;
    40 items scored, 0 timing errors detected.
    --------------------------------------------------------------------------------
    WARNING - trce: Clock skew between net 'CLKA' and net 'CLKB' not
    computed: nets may not be related
    --------------------------------------------------------------------------------
    Passed:
    The following path meets requirements by 27.945ns
    Logical Details:
    Cell type
    Pin type
    Cell name
    (clock net +/-)
    Source:
    FF
    Q
    v_fifo_bank_1_stfifo0_wr_count_2
    (from CLKA +)
    Destination:
    FF
    Data in
    v_fifo_bank_1_stfifo0_wr_count_r_2
    (to CLKB +)
    Delay:
    2.456ns
    (37.3% logic, 62.7% route), 1 logic levels.
    Constraint Details:
    2.456ns physical path delay PFU_155 to PFU_156 meets
    30.302ns delay constraint less
    -0.099ns DIN_SET requirement (totaling 30.401ns) by 27.945ns
    Physical Path Details:
    Name
    Fanout
    Delay (ns)
    Site
    Resource
    REG_DEL
    ---
    0.917
    R22C16.CLK0 to
    R22C16.Q2 PFU_155 (from CLKA)
    ROUTE
    1
    1.539
    R22C16.Q2 to
    R23C17.DIN2 v_fifo_bank_1_stfifo0_wr_countZ0Z_2 (to CLKB)
    --------
    2.456
    (37.3% logic, 62.7% route), 1 logic levels.
    Clock Skew Details:
    Source Clock Path:
    Name
    Fanout
    Delay (ns)
    Site
    Resource
    IN_DEL
    ---
    1.192
    AM17.PAD to
    AM17.INDD ip_CLKA
    ROUTE
    1
    2.989
    AM17.INDD to
    LLPPLL.CLKIN ip_CLKA_c
    MCLK_DEL
    ---
    0.424
    LLPPLL.CLKIN to
    LLPPLL.MCLK v_io_ppl3_tx4_1_mtppll_rsp_rsppll_0_0
    ROUTE
    177
    3.094
    LLPPLL.MCLK to
    R22C16.CLK0 CLKA
    --------
    7.699
    (21.0% logic, 79.0% route), 2 logic levels.
    Destination Clock Path:
    Name
    Fanout
    Delay (ns)
    Site
    Resource
    IN_DEL
    ---
    1.192
    C17.PAD to
    C17.INDD ip_CLKB
    ROUTE
    1
    3.091
    C17.INDD to
    ULPPLL.CLKIN ip_CLKB_c
    MCLK_DEL
    ---
    0.424
    ULPPLL.CLKIN to
    ULPPLL.MCLK v_io_ppl3_tx4_1_mtppll_mac_macpll_0_0
    ROUTE
    263
    3.182
    ULPPLL.MCLK to
    R23C17.CLK0 CLKB
    --------
    7.889
    (20.5% logic, 79.5% route), 2 logic levels.
    相關PDF資料
    PDF描述
    KS8995MA IC SWITCH 10/100 5PORT 128PQFP
    KS8995M IC SWITCH 10/100 5PORT 128PQFP
    KS8993M IC SWITCH 10/100 3PORT 128PQFP
    ESA49DTAH CONN EDGECARD 98POS R/A .125 SLD
    EMA49DTAH CONN EDGECARD 98POS R/A .125 SLD
    相關代理商/技術參數
    參數描述
    LFXP20E-4F484I 功能描述:FPGA - 現場可編程門陣列 19.7K LUTs 340 IO 1. 2V -4 Spd I RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    LFXP20-E-4FN256C 制造商:Lattice Semiconductor 功能描述:FPGA LatticeXP Family 20000 Cells 360MHz 130nm Technology 1.2V 256-Pin FBGA Tray 制造商:Lattice Semiconductor 功能描述:FPGA LatticeXP Family 20000 Cells 360MHz 130nm (CMOS) Technology 1.2V 256-Pin FBGA Tray
    LFXP20E-4FN256C 功能描述:FPGA - 現場可編程門陣列 19.7K LUTs 188 IO 1. 2V -4 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    LFXP20E-4FN256I 功能描述:FPGA - 現場可編程門陣列 19.7K LUTs 188 IO 1. 2V -4 Spd I RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    LFXP20E-4FN388C 功能描述:FPGA - 現場可編程門陣列 19.7K LUTs 268 IO 1. 2V -4 Spd RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256