
Specifications
ispLSI 81080V
24
Signal Configuration
ispLSI 81080V 272-Ball BGA Signal Diagram
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
A
A
B
B
C
C
D
VCCIO
VCCIO
VCCIO
VCCIO
VCCIO
CLK 1
CLK 0
VCCIO
VCCIO
VCCIO
VCCIO
VCCIO
CLKEN
VCCIO
VCCIO
VCCIO
VCCIO
VCCIO
VCCIO
VCCIO
CLK 2
EPEN
VCCIO
VCCIO
IOCLKEN
VCCIO
TCK
TDO
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
NC
1
NC
1
NC
1
GND
VCC
VCC
VCC
VCC
VCC
VCC
VCC
TOE
SET/
RESET
VCC
TDI
TMS
VCC
VCC
VCC
VCC
VCC
VCC
VCC
VCC
D
E
E
F
ispLSI 81080V
Bottom View
F
G
G
H
H
J
J
K
K
L
L
M
M
N
N
P
P
R
R
T
T
U
U
V
V
W
W
Y
Y
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
272 BGA/81080v.eps
1
1. NCs are not to be connected to any active signals, Vcc or GND.
Note: Ball A1 indicator dot on top side of package.
I/O G5
<16>
I/O G5
<23>
I/O B7
<13>
I/O B7
<17>
I/O B7
<21>
I/O B7
<22>
I/O B5
<15>
I/O B5
<16>
I/O B5
<19>
I/O B5
<22>
I/O B1
<18>
I/O B1
<21>
I/O G5
<0>
I/O G5
<3>
I/O G5
<4>
I/O G5
<5>
I/O G5
<1>
I/O G5
<2>
I/O B1
<23>
I/O G4
<6>
I/O G4
<7>
I/O G4
<5>
I/O G4
<8>
I/O G4
<1>
I/O G4
<0>
I/O G4
<3>
I/O G3
<1>
I/O G3
<0>
I/O G4
<2>
I/O G3
<4>
I/O G3
<3>
I/O G3
<2>
I/O G3
<7>
I/O G3
<6>
I/O G3
<9>
I/O G3
<8>
I/O G3
<11>
I/O G3
<10>
I/O G3
<5>
I/O G4
<4>
I/O G2
<3>
I/O G2
<2>
I/O G2
<1>
I/O G0
<11>
I/O G2
<6>
I/O G2
<5>
I/O G2
<4>
I/O G0
<10>
I/O G2
<11>
I/O G2
<8>
I/O G2
<7>
I/O G2
<9>
I/O G2
<10>
I/O B1
<20>
I/O B1
<16>
I/O B1
<15>
I/O B1
<12>
I/O B5
<21>
I/O B5
<18>
I/O B5
<17>
I/O B5
<14>
I/O B5
<12>
I/O B7
<18>
I/O B7
<12>
I/O G5
<22>
I/O G5
<19>
I/O G5
<15>
I/O G5
<14>
I/O G5
<17>
I/O G5
<20>
I/O B7
<14>
I/O B7
<16>
I/O B7
<20>
I/O B7
<23>
I/O B5
<20>
I/O B5
<23>
I/O B1
<13>
I/O B1
<17>
I/O G5
<8>
I/O G5
<9>
I/O G5
<11>
I/O G5
<10>
I/O G5
<7>
I/O G5
<6>
I/O G4
<9>
I/O G4
<10>
I/O G4
<11>
I/O B1
<22>
I/O B1
<19>
I/O B1
<14>
I/O B5
<13>
I/O B7
<19>
I/O B7
<15>
I/O G5
<18>
I/O G5
<12>
I/O G4
<12>
I/O G4
<18>
I/O G4
<14>
I/O G5
<13>
I/O G5
<21>
I/O G4
<21>
I/O G4
<19>
I/O G4
<17>
I/O G4
<13>
I/O G2
<18>
I/O G2
<19>
I/O G2
<20>
I/O G0
<13>
I/O G2
<21>
I/O G2
<22>
I/O G2
<23>
I/O G0
<12>
I/O G0
<16>
I/O B7
<9>
I/O B7
<6>
I/O B7
<2>
I/O B5
<9>
I/O B1
<10>
I/O B1
<5>
I/O B1
<4>
I/O G0
<9>
I/O G2
<0>
I/O G0
<8>
I/O G0
<7>
I/O G0
<0>
I/O B1
<1>
I/O B1
<6>
I/O B1
<2>
I/O G0
<3>
I/O G0
<5>
I/O G0
<6>
I/O G0
<4>
I/O G0
<20>
I/O G0
<19>
I/O G0
<14>
I/O G0
<15>
I/O G0
<17>
I/O B7
<8>
I/O B7
<5>
I/O B7
<1>
I/O B5
<10>
I/O B5
<7>
I/O B5
<4>
I/O B5
<0>
I/O G0
<22>
I/O B7
<10>
I/O B7
<4>
I/O B7
<0>
I/O B5
<8>
I/O B5
<6>
I/O B5
<3>
I/O B5
<1>
I/O G0
<21>
I/O G0
<23>
I/O B7
<11>
I/O B7
<7>
I/O B7
<3>
I/O B5
<11>
I/O B5
<5>
I/O B5
<2>
I/O G0
<2>
I/O G0
<1>
I/O B1
<0>
I/O B1
<3>
I/O B1
<8>
I/O B1
<9>
I/O B1
<7>
I/O B1
<11>
I/O G0
<18>
I/O G3
<20>
I/O G3
<22>
I/O G4
<22>
I/O G3
<19>
I/O G3
<21>
I/O G3
<23>
I/O G3
<16>
I/O G3
<17>
I/O G3
<18>
I/O G3
<13>
I/O G3
<14>
I/O G3
<15>
I/O G3
<12>
I/O G2
<14>
I/O G2
<13>
I/O G2
<12>
I/O G4
<20>
I/O G2
<17>
I/O G2
<15>
I/O G2
<16>
I/O G4
<23>
I/O G4
<16>
I/O G4
<15>
QI1
QI3
QI0
GOE
1
GOE
2
GOE
0
GOE
3
QI2