參數(shù)資料
型號(hào): ISPLSI5256VA
廠商: Lattice Semiconductor Corporation
英文描述: In-System Programmable 3.3V SuperWIDE⑩ High Density PLD
中文描述: 在系統(tǒng)可編程3.3超寬⑩高密度可編程邏輯器件
文件頁(yè)數(shù): 18/25頁(yè)
文件大?。?/td> 311K
代理商: ISPLSI5256VA
Specifications
ispLSI 5256VA
18
208-Pin PQFP I/O Locations
I/O #
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
Pin
65
66
67
68
70
71
72
73
74
75
76
81
82
83
84
85
86
87
89
91
92
93
94
95
I/O #
0*
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
Pin
32
33
34
35
36
37
38
40
42
43
44
45
46
47
53
54
55
56
57
59
60
62
63
64
I/O #
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
Pin
96
97
98
100
111
112
114
115
116
117
118
119
120
122
124
125
126
127
129
130
131
132
133
134
I/O #
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89*
90
91
92
93
94
95
Pin
140
141
142
143
144
145
146
147
148
149
151
153
154
155
159
160
161
162
163
165
166
167
168
169
I/O #
96
97
98*
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
Pin
171
172
173
174
175
176
178
180
181
182
183
187
188
189
190
192
193
194
195
196
197
198
200
202
I/O #
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
Pin
203
204
205
206
1
2
4
5
6
8
9
10
11
13
15
16
17
18
20
21
23
24
25
26
* I/O 89 is multiplexed with CLK2, I/O 98 is multiplexed with CLK3 and I/O 0 is multiplexed with TOE.
GOE0, GOE1
TOE / I/O0
GSET/GRST
TCK
TDI
TDO
TMS
CLK0, CLK1
CLK2 / I/O89
CLK3 / I/O98
VCCIO
GND
VCC
NC
78, 79
32
138
29
30
136
28
184,185
162
173
137
3, 12, 19, 27, 39, 48, 58, 69, 77, 88, 99, 113, 121, 128, 135, 150, 164, 170, 179, 191, 199
7, 14, 22, 31, 41, 61, 80, 90, 110, 123, 139, 152, 156, 177, 186, 201
49, 50, 51, 52, 101, 102, 103, 104, 105, 106, 107, 108, 109, 157, 158, 207, 208
208-Pin PQFP Signal Locations
Signal Pin
1. NCs are not to be connected to any active signals, VCC or GND.
相關(guān)PDF資料
PDF描述
ISPLSI5256VA-100LQ208 In-System Programmable 3.3V SuperWIDE⑩ High Density PLD
ISPLSI5256VA-70LQ208 In-System Programmable 3.3V SuperWIDE⑩ High Density PLD
ISPLSI5256VA-125LB208 In-System Programmable 3.3V SuperWIDE⑩ High Density PLD
ISPLSI5256VA-125LB272 In-System Programmable 3.3V SuperWIDE⑩ High Density PLD
ISPLSI5256VE In-System Programmable 3.3V SuperWIDE High Density PLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI5256VA-100LB208 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VA-100LB208I 制造商:Lattice Semiconductor Corporation 功能描述:COMPLEX-EEPLD, 256-CELL, 13NS PROP DELAY, 208 Pin, Plastic, BGA
ISPLSI5256VA-100LB272 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VA-100LQ208 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5256VA-125LB208 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100