參數(shù)資料
型號(hào): ISPLSI2064VE-135LB100
廠商: LATTICE SEMICONDUCTOR CORP
元件分類: PLD
英文描述: CRYSTAL 20.0 MHZ 20PF SMD
中文描述: EE PLD, 7.5 ns, PBGA100
封裝: 10 X 10 MM, 0.80 MM PITCH, CABGA-100
文件頁(yè)數(shù): 6/15頁(yè)
文件大?。?/td> 200K
代理商: ISPLSI2064VE-135LB100
6
Specifications
ispLSI 2064VE
External Timing Parameters
Over Recommended Operating Conditions
t
pd1
t
pd2
f
max
f
max (Ext.)
f
max (Tog.)
t
su1
t
co1
t
h1
t
su2
t
co2
t
h2
t
r1
t
rw1
t
ptoeen
t
ptoedis
t
goeen
t
goedis
t
wh
t
wl
UNITS
-100
MIN.
100
TEST
COND.
1. Unless noted otherwise, all parameters use a GRP load of four, 20 PTXOR path, ORP and Y0 clock.
2. Standard 16-bit counter using GRP feedback.
3. Reference Switching Test Conditions section.
Table 2-0030B/2064VE
1
3
2
1
( )
MAX.
10.0
13.0
DESCRIPTION
#
PARAMETER
A
A
A
1
2
3
Data Propagation Delay, 4PT Bypass, ORP Bypass
Data Propagation Delay
Clock Frequency with Internal Feedback
ns
ns
MHz
A
4
5
6
7
8
Clock Frequency with External Feedback
Clock Frequency, Max. Toggle
GLB Reg. Setup Time before Clock, 4 PT Bypass
GLB Reg. Clock to Output Delay, ORP Bypass
GLB Reg. Hold Time after Clock, 4 PT Bypass
5.0
MHz
MHz
ns
ns
ns
0.0
A
A
B
C
B
C
9
GLB Reg. Setup Time before Clock
GLB Reg. Clock to Output Delay
GLB Reg. Hold Time after Clock
Ext. Reset Pin to Output Delay
Ext. Reset Pulse Duration
Input to Output Enable
Input to Output Disable
Global OE Output Enable
Global OE Output Disable
8.0
0.0
6.5
ns
ns
ns
ns
ns
ns
ns
ns
ns
10
11
12
13
14
15
16
17
18
19
External Synchronous Clock Pulse Duration, High
External Synchronous Clock Pulse Duration, Low
5.0
5.0
ns
ns
77
100
6.5
6.0
13.5
15.0
15.0
9.0
9.0
-135
MIN. MAX.
135
7.5
10.0
4.0
0.0
6.0
0.0
5.0
3.5
3.5
100
143
5.0
5.0
10.0
12.0
12.0
7.0
7.0
相關(guān)PDF資料
PDF描述
ISPLSI2064VE-135LT100 3.3V In-System Programmable High Density SuperFAST⑩ PLD
ISPLSI2064VE-135LT100I 3.3V In-System Programmable High Density SuperFAST⑩ PLD
ISPLSI2064VE-135LT44 3.3V In-System Programmable High Density SuperFAST⑩ PLD
ISPLSI2064VE-135LT44I 3.3V In-System Programmable High Density SuperFAST⑩ PLD
ISPLSI2064VE-200LJ44 3.3V In-System Programmable High Density SuperFAST⑩ PLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI2064VE-135LJ44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2064VE135LT100 制造商:Lattice Semiconductor Corporation 功能描述:
ISPLSI2064VE-135LT100 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2064VE-135LT100I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2064VE-135LT44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100