參數(shù)資料
型號: IDTCSPT855PA
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘及定時
英文描述: PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
封裝: TSSOP-28
文件頁數(shù): 4/10頁
文件大?。?/td> 78K
代理商: IDTCSPT855PA
3
IDTCSPT855
2.5V PLL CLOCK DRIVER
COMMERCIALANDINDUSTRIALTEMPERATURERANGES
NOTES:
1. H = HIGH Voltage Level
L = LOW Voltage Level
Z = High-Impedance OFF-State
X = Don't Care
2. Typically 10MHz.
FUNCTION TABLE(1)
INPUTS
OUTPUTS
AVDD
PWRDWN
CLK
Y
FBOUT
PLL
GND
H
L
H
L
H
L
H
Bypassed/OFF
GND
H
L
H
L
H
L
Bypassed/OFF
X
L
H
Z
OFF
X
L
H
L
Z
OFF
2.5V(nom)
H
L
H
L
H
L
H
ON
2.5V(nom)
H
L
H
L
H
L
ON
2.5V(nom)
X
<20MHz(2)
Z
OFF
RECOMMENDED OPERATING CONDITIONS(1)
Symbol
Parameter
Min.
Typ.
Max.
Unit
AVDD,VDDQ
SupplyVoltage
2.3
2.7
V
VIL
InputVoltageLOW
CLK, CLK, FBIN, FBIN
——
VDDQ/2 - 0.18
V
PRWDWN
- 0.3
0.7
VIH
Input Voltage HIGH
CLK, CLK, FBIN, FBIN
VDDQ/2 + 0.18
V
PRWDWN
1.7
VDDQ/2 + 0.3
DC Input Signal Voltage(2)
- 0.3
VDDQ
V
VID
DifferentialInputSignalVoltage(3)
CLK, FBIN
0.36
VDDQ + 0.6
V
VO(X)
OutputDifferentialCross-Voltage(4)
VDDQ/2 - 0.2
VDDQ/2
VDDQ/2 + 0.2
V
VI(X)
InputDifferentialPairCross-Voltage(4)
VDDQ/2 - 0.2
VDDQ/2 + 0.2
V
IOH
HIGH-Level Output Current
- 12
mA
IOL
LOW-LevelOutputCurrent
12
mA
SR
Input Slew Rate, see figure 8
1
4
V/ns
TA
OperatingFree-AirTemperature
Commercial
0
+70
°C
Industrial
-40
+85
NOTES:
1. Unused inputs must be held HIGH or LOW to prevent them from floating.
2. DC input signal voltage specifies the allowable DC execution of differential input.
3. Differential input signal voltage specifies the differential voltage | VTR - VCP | required for switching, where VTR is the true input level and VCP is the complementary input level.
4. Differential cross-point voltage is expected to track variations of VDDQ and is the voltage at which the differential signals must be crossing.
相關(guān)PDF資料
PDF描述
IDTCV141PAG CV141 SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
IDTCV141PAG8 CV141 SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
IDTCV143PYG8 CV143 SERIES, PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
IDTQS3126DC 4-BIT DRIVER, TRUE OUTPUT, PDSO14
IDTQS316209PV8 DUAL 9-BIT EXCHANGER, TRUE OUTPUT, PDSO48
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDTCSPT855PG 功能描述:IC PLL CLK DRIVER 2.5V 28-TSSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCSPT855-PG 制造商:Integrated Device Technology Inc 功能描述:Zero Delay PLL Clock Driver Single 60MHz to 220MHz 28-Pin TSSOP Tube
IDTCSPT855PG8 功能描述:IC PLL CLK DRIVER 2.5V 28-TSSOP RoHS:否 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCSPT855PGG 功能描述:IC PLL CLK DRIVER 2.5V 28-TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
IDTCSPT855PGG8 功能描述:IC PLL CLK DRIVER 2.5V 28-TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件