型號: | EP20K400EFC672 |
廠商: | ALTERA CORP |
元件分類: | PLD |
英文描述: | LOADABLE PLD, PBGA672 |
封裝: | 27 X 27 MM, 1 MM PITCH, FINE LINE, BGA-672 |
文件頁數(shù): | 6/114頁 |
文件大?。?/td> | 4116K |
代理商: | EP20K400EFC672 |
相關(guān)PDF資料 |
PDF描述 |
---|---|
EP20K60EFC144 | LOADABLE PLD, PBGA144 |
EP20K60EFC324 | LOADABLE PLD, PBGA324 |
EP20K60EFC484-1 | LOADABLE PLD, PBGA484 |
EP20K60EFC484-2 | LOADABLE PLD, PBGA484 |
EP20K60EFC484-3 | LOADABLE PLD, PBGA484 |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
EP20K400EFC672-1 | 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
EP20K400EFC672-1ES | 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA |
EP20K400EFC672-1N | 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
EP20K400EFC672-1X | 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |
EP20K400EFC672-1XN | 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256 |